]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/asm-avr32/arch-at32ap700x/clk.h
rename CFG_ macros to CONFIG_SYS
[karo-tx-uboot.git] / include / asm-avr32 / arch-at32ap700x / clk.h
1 /*
2  * Copyright (C) 2006 Atmel Corporation
3  *
4  * See file CREDITS for list of people who contributed to this
5  * project.
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License as
9  * published by the Free Software Foundation; either version 2 of
10  * the License, or (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20  * MA 02111-1307 USA
21  */
22 #ifndef __ASM_AVR32_ARCH_CLK_H__
23 #define __ASM_AVR32_ARCH_CLK_H__
24
25 #include <asm/arch/chip-features.h>
26
27 #ifdef CONFIG_PLL
28 #define MAIN_CLK_RATE ((CONFIG_SYS_OSC0_HZ / CONFIG_SYS_PLL0_DIV) * CONFIG_SYS_PLL0_MUL)
29 #else
30 #define MAIN_CLK_RATE (CONFIG_SYS_OSC0_HZ)
31 #endif
32
33 static inline unsigned long get_cpu_clk_rate(void)
34 {
35         return MAIN_CLK_RATE >> CONFIG_SYS_CLKDIV_CPU;
36 }
37 static inline unsigned long get_hsb_clk_rate(void)
38 {
39         return MAIN_CLK_RATE >> CONFIG_SYS_CLKDIV_HSB;
40 }
41 static inline unsigned long get_pba_clk_rate(void)
42 {
43         return MAIN_CLK_RATE >> CONFIG_SYS_CLKDIV_PBA;
44 }
45 static inline unsigned long get_pbb_clk_rate(void)
46 {
47         return MAIN_CLK_RATE >> CONFIG_SYS_CLKDIV_PBB;
48 }
49
50 /* Accessors for specific devices. More will be added as needed. */
51 static inline unsigned long get_sdram_clk_rate(void)
52 {
53         return get_hsb_clk_rate();
54 }
55 #ifdef AT32AP700x_CHIP_HAS_USART
56 static inline unsigned long get_usart_clk_rate(unsigned int dev_id)
57 {
58         return get_pba_clk_rate();
59 }
60 #endif
61 #ifdef AT32AP700x_CHIP_HAS_MACB
62 static inline unsigned long get_macb_pclk_rate(unsigned int dev_id)
63 {
64         return get_pbb_clk_rate();
65 }
66 static inline unsigned long get_macb_hclk_rate(unsigned int dev_id)
67 {
68         return get_hsb_clk_rate();
69 }
70 #endif
71 #ifdef AT32AP700x_CHIP_HAS_MMCI
72 static inline unsigned long get_mci_clk_rate(void)
73 {
74         return get_pbb_clk_rate();
75 }
76 #endif
77 #ifdef AT32AP700x_CHIP_HAS_SPI
78 static inline unsigned long get_spi_clk_rate(unsigned int dev_id)
79 {
80         return get_pba_clk_rate();
81 }
82 #endif
83
84 extern void clk_init(void);
85 extern void gclk_init(void) __attribute__((weak));
86
87 /* Board code may need the SDRAM base clock as a compile-time constant */
88 #define SDRAMC_BUS_HZ   (MAIN_CLK_RATE >> CONFIG_SYS_CLKDIV_HSB)
89
90 #endif /* __ASM_AVR32_ARCH_CLK_H__ */