]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/IDS8247.h
i2c, soft-i2c: switch to new multibus/multiadapter support
[karo-tx-uboot.git] / include / configs / IDS8247.h
1 /*
2  * (C) Copyright 2005
3  * Heiko Schocher, DENX Software Engineering, <hs@denx.de>
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_MPC8260          1       /* This is a MPC8260 CPU                */
37 #define CONFIG_MPC8272_FAMILY   1
38 #define CONFIG_IDS8247          1
39 #define CPU_ID_STR              "MPC8247"
40 #define CONFIG_CPM2             1       /* Has a CPM2 */
41
42 #define CONFIG_SYS_TEXT_BASE    0xfff00000
43
44 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
45
46 #define CONFIG_BOOTCOUNT_LIMIT
47
48 #define CONFIG_PREBOOT  "echo;echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;echo"
49
50 #undef  CONFIG_BOOTARGS
51
52 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
53         "netdev=eth0\0"                                                 \
54         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
55                 "nfsroot=${serverip}:${rootpath}\0"                     \
56         "ramargs=setenv bootargs root=/dev/ram rw "                     \
57         "console=ttyS0,115200\0"                                        \
58         "addip=setenv bootargs ${bootargs} "                            \
59                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
60                 ":${hostname}:${netdev}:off panic=1\0"                  \
61         "flash_nfs=run nfsargs addip;"                                  \
62                 "bootm ${kernel_addr}\0"                                \
63         "flash_self=run ramargs addip;"                                 \
64                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
65         "net_nfs=tftp 200000 ${bootfile};run nfsargs addip;bootm\0"     \
66         "rootpath=/opt/eldk/ppc_82xx\0"                                 \
67         "bootfile=/tftpboot/IDS8247/uImage\0"                           \
68         "kernel_addr=ff800000\0"                                        \
69         "ramdisk_addr=ffa00000\0"                                       \
70         ""
71 #define CONFIG_BOOTCOMMAND      "run flash_self"
72
73 #define CONFIG_MISC_INIT_R      1
74
75 /* enable I2C and select the hardware/software driver */
76 #define CONFIG_SYS_I2C
77 #define CONFIG_SYS_I2C_SOFT             /* I2C bit-banged */
78 #define CONFIG_SYS_I2C_SOFT_SPEED       400000
79 #define CONFIG_SYS_I2C_SOFT_SLAVE       0x7F
80 /*
81  * Software (bit-bang) I2C driver configuration
82  */
83
84 #define I2C_PORT        0               /* Port A=0, B=1, C=2, D=3 */
85 #define I2C_ACTIVE      (iop->pdir |=  0x00000080)
86 #define I2C_TRISTATE    (iop->pdir &= ~0x00000080)
87 #define I2C_READ        ((iop->pdat & 0x00000080) != 0)
88 #define I2C_SDA(bit)    if(bit) iop->pdat |=  0x00000080; \
89                         else    iop->pdat &= ~0x00000080
90 #define I2C_SCL(bit)    if(bit) iop->pdat |=  0x00000100; \
91                         else    iop->pdat &= ~0x00000100
92 #define I2C_DELAY       udelay(5)       /* 1/4 I2C clock duration */
93
94 #if 0
95 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50
96 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 2
97 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS       4
98 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10      /* and takes up to 10 msec */
99
100 #define CONFIG_I2C_X
101 #endif
102
103 /*
104  * select serial console configuration
105  * use the extern UART for the console
106  */
107 #define CONFIG_CONS_INDEX       1
108 #define CONFIG_BAUDRATE         115200
109 /*
110  * NS16550 Configuration
111  */
112 #define CONFIG_SYS_NS16550
113 #define CONFIG_SYS_NS16550_SERIAL
114
115 #define CONFIG_SYS_NS16550_REG_SIZE    1
116
117 #define CONFIG_SYS_NS16550_CLK         14745600
118
119 #define CONFIG_SYS_UART_BASE    0xE0000000
120 #define CONFIG_SYS_UART_SIZE    0x10000
121
122 #define CONFIG_SYS_NS16550_COM1        (CONFIG_SYS_UART_BASE + 0x8000)
123
124
125 /* pass open firmware flat tree */
126 #define CONFIG_OF_LIBFDT        1
127 #define CONFIG_OF_BOARD_SETUP   1
128
129 #define OF_TBCLK        (bd->bi_busfreq / 4)
130 #define OF_STDOUT_PATH  "/soc@f0000000/serial8250@e0008000"
131
132
133 /*
134  * select ethernet configuration
135  *
136  * if either CONFIG_ETHER_ON_SCC or CONFIG_ETHER_ON_FCC is selected, then
137  * CONFIG_ETHER_INDEX must be set to the channel number (1-4 for SCC, 1-3
138  * for FCC)
139  *
140  * if CONFIG_ETHER_NONE is defined, then either the ethernet routines must be
141  * defined elsewhere (as for the console), or CONFIG_CMD_NET must be unset.
142  */
143 #undef  CONFIG_ETHER_ON_SCC             /* define if ether on SCC       */
144 #define CONFIG_ETHER_ON_FCC             /* define if ether on FCC       */
145 #undef  CONFIG_ETHER_NONE               /* define if ether on something else */
146 #define CONFIG_ETHER_INDEX      1       /* which SCC/FCC channel for ethernet */
147 #define CONFIG_ETHER_ON_FCC1
148 #define FCC_ENET
149
150 /*
151  * - Rx-CLK is CLK10
152  * - Tx-CLK is CLK9
153  * - RAM for BD/Buffers is on the 60x Bus (see 28-13)
154  * - Enable Full Duplex in FSMR
155  */
156 # define CONFIG_SYS_CMXFCR_MASK1        (CMXFCR_FC1|CMXFCR_RF1CS_MSK|CMXFCR_TF1CS_MSK)
157 # define CONFIG_SYS_CMXFCR_VALUE1       (CMXFCR_RF1CS_CLK10|CMXFCR_TF1CS_CLK9)
158 # define CONFIG_SYS_CPMFCR_RAMTYPE      0
159 # define CONFIG_SYS_FCC_PSMR            (FCC_PSMR_FDE|FCC_PSMR_LPB)
160
161
162 /* system clock rate (CLKIN) - equal to the 60x and local bus speed */
163 #define CONFIG_8260_CLKIN       66666666        /* in Hz */
164
165 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
166 #undef  CONFIG_SYS_LOADS_BAUD_CHANGE            /* don't allow baudrate change  */
167
168 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
169
170 #define CONFIG_TIMESTAMP                /* Print image info with timestamp */
171
172 /*
173  * BOOTP options
174  */
175 #define CONFIG_BOOTP_SUBNETMASK
176 #define CONFIG_BOOTP_GATEWAY
177 #define CONFIG_BOOTP_HOSTNAME
178 #define CONFIG_BOOTP_BOOTPATH
179 #define CONFIG_BOOTP_BOOTFILESIZE
180
181 #define CONFIG_RTC_PCF8563
182 #define CONFIG_SYS_I2C_RTC_ADDR         0x51
183
184 /*
185  * Command line configuration.
186  */
187 #include <config_cmd_default.h>
188
189 #define CONFIG_CMD_DHCP
190 #define CONFIG_CMD_NFS
191 #define CONFIG_CMD_NAND
192 #define CONFIG_CMD_I2C
193 #define CONFIG_CMD_SNTP
194
195
196 /*
197  * Miscellaneous configurable options
198  */
199 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
200 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt       */
201 #if defined(CONFIG_CMD_KGDB)
202 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
203 #else
204 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
205 #endif
206 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
207 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
208 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
209
210 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
211 #define CONFIG_SYS_MEMTEST_END  0x0C00000       /* 4 ... 12 MB in DRAM  */
212
213 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
214
215 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1 ms ticks */
216
217 #define CONFIG_SYS_RESET_ADDRESS 0xFDFFFFFC     /* "bad" address                */
218
219 /*
220  * For booting Linux, the board info and command line data
221  * have to be in the first 8 MB of memory, since this is
222  * the maximum mapped by the Linux kernel during initialization.
223  */
224 #define CONFIG_SYS_BOOTMAPSZ        (8 << 20)       /* Initial Memory map for Linux */
225
226 #define CONFIG_SYS_FLASH_CFI                            /* The flash is CFI compatible  */
227 #define CONFIG_FLASH_CFI_DRIVER                 /* Use common CFI driver        */
228 #define CONFIG_SYS_FLASH_BANKS_LIST     { 0xFF800000 }
229 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks         */
230 /* What should the base address of the main FLASH be and how big is
231  * it (in MBytes)? This must contain CONFIG_SYS_TEXT_BASE from board/ids8247/config.mk
232  * The main FLASH is whichever is connected to *CS0.
233  */
234 #define CONFIG_SYS_FLASH0_BASE 0xFFF00000
235 #define CONFIG_SYS_FLASH0_SIZE 8
236
237 /* Flash bank size (for preliminary settings)
238  */
239 #define CONFIG_SYS_FLASH_SIZE CONFIG_SYS_FLASH0_SIZE
240
241 /*-----------------------------------------------------------------------
242  * FLASH organization
243  */
244 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* max num of sects on one chip */
245
246 #define CONFIG_SYS_FLASH_ERASE_TOUT     240000  /* Flash Erase Timeout (in ms)  */
247 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (in ms)  */
248
249 /* Environment in flash */
250 #define CONFIG_ENV_IS_IN_FLASH  1
251 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE+0x60000)
252 #define CONFIG_ENV_SIZE         0x20000
253 #define CONFIG_ENV_SECT_SIZE    0x20000
254
255 /*-----------------------------------------------------------------------
256  * NAND-FLASH stuff
257  *-----------------------------------------------------------------------
258  */
259 #if defined(CONFIG_CMD_NAND)
260
261 #define CONFIG_SYS_NAND0_BASE 0xE1000000
262 #define CONFIG_SYS_MAX_NAND_DEVICE     1       /* Max number of NAND devices           */
263
264 #endif /* CONFIG_CMD_NAND */
265
266 /*-----------------------------------------------------------------------
267  * Hard Reset Configuration Words
268  *
269  * if you change bits in the HRCW, you must also change the CONFIG_SYS_*
270  * defines for the various registers affected by the HRCW e.g. changing
271  * HRCW_DPPCxx requires you to also change CONFIG_SYS_SIUMCR.
272  */
273 #define CONFIG_SYS_HRCW_MASTER  (HRCW_BPS01 | HRCW_BMS | HRCW_ISB100 | HRCW_APPC10 | HRCW_MODCK_H1000)
274
275 /* no slaves so just fill with zeros */
276 #define CONFIG_SYS_HRCW_SLAVE1          0
277 #define CONFIG_SYS_HRCW_SLAVE2          0
278 #define CONFIG_SYS_HRCW_SLAVE3          0
279 #define CONFIG_SYS_HRCW_SLAVE4          0
280 #define CONFIG_SYS_HRCW_SLAVE5          0
281 #define CONFIG_SYS_HRCW_SLAVE6          0
282 #define CONFIG_SYS_HRCW_SLAVE7          0
283
284 /*-----------------------------------------------------------------------
285  * Internal Memory Mapped Register
286  */
287 #define CONFIG_SYS_IMMR         0xF0000000
288
289 /*-----------------------------------------------------------------------
290  * Definitions for initial stack pointer and data area (in DPRAM)
291  */
292 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_IMMR
293 #define CONFIG_SYS_INIT_RAM_SIZE        0x2000  /* Size of used area in DPRAM    */
294 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
295 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
296
297 /*-----------------------------------------------------------------------
298  * Start addresses for the final memory configuration
299  * (Set up by the startup code)
300  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
301  *
302  * 60x SDRAM is mapped at CONFIG_SYS_SDRAM_BASE
303  */
304 #define CONFIG_SYS_SDRAM_BASE           0x00000000
305 #define CONFIG_SYS_FLASH_BASE           CONFIG_SYS_FLASH0_BASE
306 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE
307 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 256 kB for Monitor */
308 #define CONFIG_SYS_MALLOC_LEN           (128 << 10)     /* Reserve 128 kB for malloc()*/
309
310 /*-----------------------------------------------------------------------
311  * Cache Configuration
312  */
313 #define CONFIG_SYS_CACHELINE_SIZE      32      /* For MPC8260 CPU              */
314 #if defined(CONFIG_CMD_KGDB)
315 # define CONFIG_SYS_CACHELINE_SHIFT     5       /* log base 2 of the above value */
316 #endif
317
318 /*-----------------------------------------------------------------------
319  * HIDx - Hardware Implementation-dependent Registers                    2-11
320  *-----------------------------------------------------------------------
321  * HID0 also contains cache control - initially enable both caches and
322  * invalidate contents, then the final state leaves only the instruction
323  * cache enabled. Note that Power-On and Hard reset invalidate the caches,
324  * but Soft reset does not.
325  *
326  * HID1 has only read-only information - nothing to set.
327  */
328
329 #define CONFIG_SYS_HID0_INIT   (HID0_ICE|HID0_DCE|HID0_ICFI|HID0_DCI)
330 #define CONFIG_SYS_HID0_FINAL  0
331 #define CONFIG_SYS_HID2        0
332
333 /*-----------------------------------------------------------------------
334  * RMR - Reset Mode Register                                     5-5
335  *-----------------------------------------------------------------------
336  * turn on Checkstop Reset Enable
337  */
338 #define CONFIG_SYS_RMR         0
339
340 /*-----------------------------------------------------------------------
341  * BCR - Bus Configuration                                       4-25
342  *-----------------------------------------------------------------------
343  */
344 #define CONFIG_SYS_BCR          0
345
346 /*-----------------------------------------------------------------------
347  * SIUMCR - SIU Module Configuration                             4-31
348  *-----------------------------------------------------------------------
349  */
350 #define CONFIG_SYS_SIUMCR      (SIUMCR_DPPC00|SIUMCR_APPC10|SIUMCR_BCTLC01)
351
352 /*-----------------------------------------------------------------------
353  * SYPCR - System Protection Control                             4-35
354  * SYPCR can only be written once after reset!
355  *-----------------------------------------------------------------------
356  * Watchdog & Bus Monitor Timer max, 60x Bus Monitor enable
357  */
358 #if defined(CONFIG_WATCHDOG)
359 #define CONFIG_SYS_SYPCR       (SYPCR_SWTC|SYPCR_BMT|SYPCR_PBME|SYPCR_LBME|\
360                          SYPCR_SWRI|SYPCR_SWP|SYPCR_SWE)
361 #else
362 #define CONFIG_SYS_SYPCR       (SYPCR_SWTC|SYPCR_BMT|SYPCR_PBME|SYPCR_LBME|\
363                          SYPCR_SWRI|SYPCR_SWP)
364 #endif /* CONFIG_WATCHDOG */
365
366 /*-----------------------------------------------------------------------
367  * TMCNTSC - Time Counter Status and Control                     4-40
368  *-----------------------------------------------------------------------
369  * Clear once per Second and Alarm Interrupt Status, Set 32KHz timersclk,
370  * and enable Time Counter
371  */
372 #define CONFIG_SYS_TMCNTSC     (TMCNTSC_SEC|TMCNTSC_ALR|TMCNTSC_TCF|TMCNTSC_TCE)
373
374 /*-----------------------------------------------------------------------
375  * PISCR - Periodic Interrupt Status and Control                 4-42
376  *-----------------------------------------------------------------------
377  * Clear Periodic Interrupt Status, Set 32KHz timersclk, and enable
378  * Periodic timer
379  */
380 #define CONFIG_SYS_PISCR       (PISCR_PS|PISCR_PTF|PISCR_PTE)
381
382 /*-----------------------------------------------------------------------
383  * SCCR - System Clock Control                                   9-8
384  *-----------------------------------------------------------------------
385  * Ensure DFBRG is Divide by 16
386  */
387 #define CONFIG_SYS_SCCR        (0x00000028 | SCCR_DFBRG01)
388
389 /*-----------------------------------------------------------------------
390  * RCCR - RISC Controller Configuration                         13-7
391  *-----------------------------------------------------------------------
392  */
393 #define CONFIG_SYS_RCCR        0
394
395 /*
396  * Init Memory Controller:
397  *
398  * Bank Bus     Machine PortSz  Device
399  * ---- ---     ------- ------  ------
400  *  0   60x     GPCM    16 bit  FLASH
401  *  1   60x     GPCM     8 bit  NAND
402  *  2   60x     SDRAM   32 bit  SDRAM
403  *  3   60x     GPCM     8 bit  UART
404  *
405  */
406
407 #define SDRAM_MAX_SIZE  0x08000000      /* max. 128 MB          */
408
409 /* Minimum mask to separate preliminary
410  * address ranges for CS[0:2]
411  */
412 #define CONFIG_SYS_GLOBAL_SDRAM_LIMIT   (32<<20)        /* less than 32 MB */
413
414 #define CONFIG_SYS_MPTPR       0x6600
415
416 /*-----------------------------------------------------------------------------
417  * Address for Mode Register Set (MRS) command
418  *-----------------------------------------------------------------------------
419  */
420 #define CONFIG_SYS_MRS_OFFS     0x00000110
421
422
423 /* Bank 0 - FLASH
424  */
425 #define CONFIG_SYS_BR0_PRELIM  ((CONFIG_SYS_FLASH_BASE & BRx_BA_MSK)  |\
426                          BRx_PS_8                       |\
427                          BRx_MS_GPCM_P                  |\
428                          BRx_V)
429
430 #define CONFIG_SYS_OR0_PRELIM  (MEG_TO_AM(CONFIG_SYS_FLASH_SIZE)      |\
431                          ORxG_SCY_6_CLK                 )
432
433 #if defined(CONFIG_CMD_NAND)
434 /* Bank 1 - NAND Flash
435 */
436 #define CONFIG_SYS_NAND_BASE            CONFIG_SYS_NAND0_BASE
437 #define CONFIG_SYS_NAND_SIZE            0x8000
438
439 #define CONFIG_SYS_OR_TIMING_NAND       0x000036
440
441 #define CONFIG_SYS_BR1_PRELIM  ((CONFIG_SYS_NAND_BASE & BRx_BA_MSK) | BRx_PS_8 | BRx_MS_GPCM_P | BRx_V  )
442 #define CONFIG_SYS_OR1_PRELIM  (P2SZ_TO_AM(CONFIG_SYS_NAND_SIZE) | CONFIG_SYS_OR_TIMING_NAND )
443 #endif
444
445 /* Bank 2 - 60x bus SDRAM
446  */
447 #define CONFIG_SYS_PSRT        0x20
448 #define CONFIG_SYS_LSRT        0x20
449
450 #define CONFIG_SYS_BR2_PRELIM  ((CONFIG_SYS_SDRAM_BASE & BRx_BA_MSK)  |\
451                          BRx_PS_32                      |\
452                          BRx_MS_SDRAM_P                 |\
453                          BRx_V)
454
455 #define CONFIG_SYS_OR2_PRELIM   CONFIG_SYS_OR2
456
457
458 /* SDRAM initialization values
459 */
460 #define CONFIG_SYS_OR2    ((~(CONFIG_SYS_GLOBAL_SDRAM_LIMIT-1) & ORxS_SDAM_MSK) |\
461                          ORxS_BPD_4                     |\
462                          ORxS_ROWST_PBI0_A9             |\
463                          ORxS_NUMR_12)
464
465 #define CONFIG_SYS_PSDMR  (PSDMR_SDAM_A14_IS_A5 |\
466                          PSDMR_BSMA_A15_A17           |\
467                          PSDMR_SDA10_PBI0_A10           |\
468                          PSDMR_RFRC_5_CLK               |\
469                          PSDMR_PRETOACT_2W              |\
470                          PSDMR_ACTTORW_2W               |\
471                          PSDMR_BL                       |\
472                          PSDMR_LDOTOPRE_2C              |\
473                          PSDMR_WRC_3C                   |\
474                          PSDMR_CL_3)
475
476 /* Bank 3 - UART
477 */
478
479 #define CONFIG_SYS_BR3_PRELIM  ((CONFIG_SYS_UART_BASE & BRx_BA_MSK) | BRx_PS_8 | BRx_MS_GPCM_P | BRx_V  )
480 #define CONFIG_SYS_OR3_PRELIM  (((-CONFIG_SYS_UART_SIZE) & ORxG_AM_MSK) | ORxG_CSNT | ORxG_SCY_1_CLK | ORxG_TRLX )
481
482 #endif  /* __CONFIG_H */