]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/P2020DS.h
Merge branch 'master' of git://git.denx.de/u-boot-i2c
[karo-tx-uboot.git] / include / configs / P2020DS.h
1 /*
2  * Copyright 2007-2010 Freescale Semiconductor, Inc.
3  *
4  * See file CREDITS for list of people who contributed to this
5  * project.
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License as
9  * published by the Free Software Foundation; either version 2 of
10  * the License, or (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20  * MA 02111-1307 USA
21  */
22
23 /*
24  * p2020ds board configuration file
25  *
26  */
27 #ifndef __CONFIG_H
28 #define __CONFIG_H
29
30 #include "../board/freescale/common/ics307_clk.h"
31
32 #ifdef CONFIG_MK_36BIT
33 #define CONFIG_PHYS_64BIT
34 #endif
35
36 /* High Level Configuration Options */
37 #define CONFIG_BOOKE            1       /* BOOKE */
38 #define CONFIG_E500             1       /* BOOKE e500 family */
39 #define CONFIG_MPC85xx          1       /* MPC8540/60/55/41/48 */
40 #define CONFIG_P2020            1
41 #define CONFIG_P2020DS          1
42 #define CONFIG_MP               1       /* support multiple processors */
43
44 #define CONFIG_FSL_ELBC         1       /* Has Enhanced localbus controller */
45 #define CONFIG_PCI              1       /* Enable PCI/PCIE */
46 #define CONFIG_PCIE1            1       /* PCIE controler 1 (slot 1) */
47 #define CONFIG_PCIE2            1       /* PCIE controler 2 (slot 2) */
48 #define CONFIG_PCIE3            1       /* PCIE controler 3 (ULI bridge) */
49 #define CONFIG_FSL_PCI_INIT     1       /* Use common FSL init code */
50 #define CONFIG_FSL_PCIE_RESET   1       /* need PCIe reset errata */
51 #define CONFIG_SYS_PCI_64BIT    1       /* enable 64-bit PCI resources */
52
53 #define CONFIG_FSL_LAW          1       /* Use common FSL init code */
54 #define CONFIG_E1000            1       /* Defind e1000 pci Ethernet card*/
55
56 #define CONFIG_TSEC_ENET                /* tsec ethernet support */
57 #define CONFIG_ENV_OVERWRITE
58
59 #define CONFIG_SYS_CLK_FREQ     get_board_sys_clk() /* sysclk for MPC85xx */
60 #define CONFIG_DDR_CLK_FREQ     get_board_ddr_clk() /* ddrclk for MPC85xx */
61 #define CONFIG_ICS307_REFCLK_HZ 33333000  /* ICS307 clock chip ref freq */
62
63 /*
64  * These can be toggled for performance analysis, otherwise use default.
65  */
66 #define CONFIG_L2_CACHE                 /* toggle L2 cache */
67 #define CONFIG_BTB                      /* toggle branch predition */
68
69 #define CONFIG_ENABLE_36BIT_PHYS        1
70
71 #ifdef CONFIG_PHYS_64BIT
72 #define CONFIG_ADDR_MAP                 1
73 #define CONFIG_SYS_NUM_ADDR_MAP         16      /* number of TLB1 entries */
74 #endif
75
76 #define CONFIG_SYS_MEMTEST_START        0x00000000      /* memtest works on */
77 #define CONFIG_SYS_MEMTEST_END          0x7fffffff
78 #define CONFIG_PANIC_HANG       /* do not reset board on panic */
79
80 /*
81  * Base addresses -- Note these are effective addresses where the
82  * actual resources get mapped (not physical addresses)
83  */
84 #define CONFIG_SYS_CCSRBAR_DEFAULT      0xff700000      /* CCSRBAR Default */
85 #define CONFIG_SYS_CCSRBAR              0xffe00000      /* relocated CCSRBAR */
86 #ifdef CONFIG_PHYS_64BIT
87 #define CONFIG_SYS_CCSRBAR_PHYS         0xfffe00000ull  /* physical addr of CCSRBAR */
88 #else
89 #define CONFIG_SYS_CCSRBAR_PHYS CONFIG_SYS_CCSRBAR      /* physical addr of CCSRBAR */
90 #endif
91 #define CONFIG_SYS_IMMR         CONFIG_SYS_CCSRBAR      /* PQII uses CONFIG_SYS_IMMR */
92
93 /* DDR Setup */
94 #define CONFIG_VERY_BIG_RAM
95 #define CONFIG_FSL_DDR3         1
96 #undef CONFIG_FSL_DDR_INTERACTIVE
97
98 /* ECC will be enabled based on perf_mode environment variable */
99 /* #define      CONFIG_DDR_ECC */
100
101 #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER
102 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
103
104 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
105 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
106
107 #define CONFIG_NUM_DDR_CONTROLLERS      1
108 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
109 #define CONFIG_CHIP_SELECTS_PER_CTRL    2
110
111 /* I2C addresses of SPD EEPROMs */
112 #define CONFIG_SYS_SPD_BUS_NUM          0       /* SPD EEPROM located on I2C bus 0 */
113 #define SPD_EEPROM_ADDRESS1     0x51    /* CTLR 0 DIMM 0 */
114
115 /* These are used when DDR doesn't use SPD.  */
116 #define CONFIG_SYS_SDRAM_SIZE           1024            /* DDR is 1GB */
117
118 /* Default settings for "stable" mode */
119 #define CONFIG_SYS_DDR_CS0_BNDS         0x0000003F
120 #define CONFIG_SYS_DDR_CS1_BNDS         0x00000000
121 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80014202
122 #define CONFIG_SYS_DDR_CS1_CONFIG       0x00000000
123 #define CONFIG_SYS_DDR_TIMING_3         0x00020000
124 #define CONFIG_SYS_DDR_TIMING_0         0x00330804
125 #define CONFIG_SYS_DDR_TIMING_1         0x6f6b4846
126 #define CONFIG_SYS_DDR_TIMING_2         0x0fa890d4
127 #define CONFIG_SYS_DDR_MODE_1           0x00421422
128 #define CONFIG_SYS_DDR_MODE_2           0x00000000
129 #define CONFIG_SYS_DDR_MODE_CTRL        0x00000000
130 #define CONFIG_SYS_DDR_INTERVAL         0x61800100
131 #define CONFIG_SYS_DDR_DATA_INIT        0xdeadbeef
132 #define CONFIG_SYS_DDR_CLK_CTRL         0x02000000
133 #define CONFIG_SYS_DDR_TIMING_4         0x00220001
134 #define CONFIG_SYS_DDR_TIMING_5         0x03402400
135 #define CONFIG_SYS_DDR_ZQ_CNTL          0x89080600
136 #define CONFIG_SYS_DDR_WRLVL_CNTL       0x8655A608
137 #define CONFIG_SYS_DDR_CONTROL          0xE7000000 /* Type = DDR3: ECC enabled, No Interleaving */
138 #define CONFIG_SYS_DDR_CONTROL2         0x24400011
139 #define CONFIG_SYS_DDR_CDR1             0x00040000
140 #define CONFIG_SYS_DDR_CDR2             0x00000000
141
142 #define CONFIG_SYS_DDR_ERR_INT_EN       0x0000000d
143 #define CONFIG_SYS_DDR_ERR_DIS          0x00000000
144 #define CONFIG_SYS_DDR_SBE              0x00010000
145
146 /* Settings that differ for "performance" mode */
147 #define CONFIG_SYS_DDR_CS0_BNDS_PERF            0x0000007F /* Interleaving Enabled */
148 #define CONFIG_SYS_DDR_CS1_BNDS_PERF            0x00000000 /* Interleaving Enabled */
149 #define CONFIG_SYS_DDR_CS1_CONFIG_PERF  0x80014202
150 #define CONFIG_SYS_DDR_TIMING_1_PERF            0x5d5b4543
151 #define CONFIG_SYS_DDR_TIMING_2_PERF            0x0fa890ce
152 #define CONFIG_SYS_DDR_CONTROL_PERF             0xC7004000 /* Type = DDR3: ECC disabled, cs0-cs1 interleaving */
153
154 /*
155  * The following set of values were tested for DDR2
156  * with a DDR3 to DDR2 interposer
157  *
158 #define CONFIG_SYS_DDR_TIMING_3         0x00000000
159 #define CONFIG_SYS_DDR_TIMING_0         0x00260802
160 #define CONFIG_SYS_DDR_TIMING_1         0x3935d322
161 #define CONFIG_SYS_DDR_TIMING_2         0x14904cc8
162 #define CONFIG_SYS_DDR_MODE_1           0x00480432
163 #define CONFIG_SYS_DDR_MODE_2           0x00000000
164 #define CONFIG_SYS_DDR_INTERVAL         0x06180100
165 #define CONFIG_SYS_DDR_DATA_INIT        0xdeadbeef
166 #define CONFIG_SYS_DDR_CLK_CTRL         0x03800000
167 #define CONFIG_SYS_DDR_OCD_CTRL         0x00000000
168 #define CONFIG_SYS_DDR_OCD_STATUS       0x00000000
169 #define CONFIG_SYS_DDR_CONTROL          0xC3008000
170 #define CONFIG_SYS_DDR_CONTROL2         0x04400010
171  *
172  */
173
174 #undef CONFIG_CLOCKS_IN_MHZ
175
176 /*
177  * Memory map
178  *
179  * 0x0000_0000  0x7fff_ffff     DDR                     2G Cacheable
180  * 0x8000_0000  0xbfff_ffff     PCI Express Mem         1G non-cacheable
181  * 0xc000_0000  0xdfff_ffff     PCI                     512M non-cacheable
182  * 0xe100_0000  0xe3ff_ffff     PCI IO range            4M non-cacheable
183  *
184  * Localbus cacheable (TBD)
185  * 0xXXXX_XXXX  0xXXXX_XXXX     SRAM                    YZ M Cacheable
186  *
187  * Localbus non-cacheable
188  * 0xe000_0000  0xe80f_ffff     Promjet/free            128M non-cacheable
189  * 0xe800_0000  0xefff_ffff     FLASH                   128M non-cacheable
190  * 0xffa0_0000  0xffaf_ffff     NAND                    1M non-cacheable
191  * 0xffdf_0000  0xffdf_7fff     PIXIS                   32K non-cacheable TLB0
192  * 0xffd0_0000  0xffd0_3fff     L1 for stack            16K Cacheable TLB0
193  * 0xffe0_0000  0xffef_ffff     CCSR                    1M non-cacheable
194  */
195
196 /*
197  * Local Bus Definitions
198  */
199 #define CONFIG_SYS_FLASH_BASE           0xe0000000      /* start of FLASH 128M */
200 #ifdef CONFIG_PHYS_64BIT
201 #define CONFIG_SYS_FLASH_BASE_PHYS      0xfe0000000ull
202 #else
203 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
204 #endif
205
206 #define CONFIG_FLASH_BR_PRELIM  (BR_PHYS_ADDR((CONFIG_SYS_FLASH_BASE_PHYS + 0x8000000)) | BR_PS_16 | BR_V)
207 #define CONFIG_FLASH_OR_PRELIM  0xf8000ff7
208
209 #define CONFIG_SYS_BR1_PRELIM  (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) | BR_PS_16 | BR_V)
210 #define CONFIG_SYS_OR1_PRELIM   0xf8000ff7
211
212 #define CONFIG_SYS_FLASH_BANKS_LIST     {CONFIG_SYS_FLASH_BASE_PHYS + 0x8000000, CONFIG_SYS_FLASH_BASE_PHYS}
213 #define CONFIG_SYS_FLASH_QUIET_TEST
214 #define CONFIG_FLASH_SHOW_PROGRESS 45 /* count down from 45/5: 9..1 */
215
216 #define CONFIG_SYS_MAX_FLASH_BANKS      2               /* number of banks */
217 #define CONFIG_SYS_MAX_FLASH_SECT       1024            /* sectors per device */
218 #undef  CONFIG_SYS_FLASH_CHECKSUM
219 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000           /* Flash Erase Timeout (ms) */
220 #define CONFIG_SYS_FLASH_WRITE_TOUT     500             /* Flash Write Timeout (ms) */
221
222 #define CONFIG_SYS_MONITOR_BASE TEXT_BASE       /* start of monitor */
223
224 #define CONFIG_FLASH_CFI_DRIVER
225 #define CONFIG_SYS_FLASH_CFI
226 #define CONFIG_SYS_FLASH_EMPTY_INFO
227 #define CONFIG_SYS_FLASH_AMD_CHECK_DQ7
228
229 #define CONFIG_BOARD_EARLY_INIT_R       /* call board_early_init_r function */
230
231 #define CONFIG_FSL_NGPIXIS              /* use common ngPIXIS code */
232
233 #ifdef CONFIG_FSL_NGPIXIS
234 #define PIXIS_BASE      0xffdf0000      /* PIXIS registers */
235 #ifdef CONFIG_PHYS_64BIT
236 #define PIXIS_BASE_PHYS 0xfffdf0000ull
237 #else
238 #define PIXIS_BASE_PHYS PIXIS_BASE
239 #endif
240
241 #define CONFIG_SYS_BR3_PRELIM   (BR_PHYS_ADDR(PIXIS_BASE_PHYS) | BR_PS_8 | BR_V)
242 #define CONFIG_SYS_OR3_PRELIM           0xffffeff7      /* 32KB but only 4k mapped */
243
244 #define PIXIS_LBMAP_SWITCH      7
245 #define PIXIS_LBMAP_MASK        0xf0
246 #define PIXIS_LBMAP_SHIFT       4
247 #define PIXIS_LBMAP_ALTBANK     0x20
248 #endif
249
250 #define CONFIG_SYS_INIT_RAM_LOCK        1
251 #define CONFIG_SYS_INIT_RAM_ADDR        0xffd00000      /* Initial L1 address */
252 #define CONFIG_SYS_INIT_RAM_END 0x00004000      /* End of used area in RAM */
253
254 #define CONFIG_SYS_GBL_DATA_SIZE        128     /* num bytes initial data */
255 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
256 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
257
258 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024) /* Reserve 256 kB for Mon */
259 #define CONFIG_SYS_MALLOC_LEN           (1024 * 1024)   /* Reserved for malloc */
260
261 #define CONFIG_SYS_NAND_BASE            0xffa00000
262 #ifdef CONFIG_PHYS_64BIT
263 #define CONFIG_SYS_NAND_BASE_PHYS       0xfffa00000ull
264 #else
265 #define CONFIG_SYS_NAND_BASE_PHYS       CONFIG_SYS_NAND_BASE
266 #endif
267 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND_BASE,\
268                                 CONFIG_SYS_NAND_BASE + 0x40000, \
269                                 CONFIG_SYS_NAND_BASE + 0x80000,\
270                                 CONFIG_SYS_NAND_BASE + 0xC0000}
271 #define CONFIG_SYS_MAX_NAND_DEVICE      4
272 #define CONFIG_MTD_NAND_VERIFY_WRITE
273 #define CONFIG_CMD_NAND                 1
274 #define CONFIG_NAND_FSL_ELBC            1
275 #define CONFIG_SYS_NAND_BLOCK_SIZE      (128 * 1024)
276
277 /* NAND flash config */
278 #define CONFIG_NAND_BR_PRELIM  (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS) \
279                                 | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
280                                 | BR_PS_8               /* Port Size = 8bit */ \
281                                 | BR_MS_FCM             /* MSEL = FCM */ \
282                                 | BR_V)                 /* valid */
283 #define CONFIG_NAND_OR_PRELIM  (0xFFFC0000              /* length 256K */ \
284                                 | OR_FCM_PGS            /* Large Page*/ \
285                                 | OR_FCM_CSCT \
286                                 | OR_FCM_CST \
287                                 | OR_FCM_CHT \
288                                 | OR_FCM_SCY_1 \
289                                 | OR_FCM_TRLX \
290                                 | OR_FCM_EHTR)
291
292 #define CONFIG_SYS_BR0_PRELIM  CONFIG_FLASH_BR_PRELIM  /* NOR Base Address */
293 #define CONFIG_SYS_OR0_PRELIM  CONFIG_FLASH_OR_PRELIM  /* NOR Options */
294 #define CONFIG_SYS_BR2_PRELIM  CONFIG_NAND_BR_PRELIM  /* NAND Base Address */
295 #define CONFIG_SYS_OR2_PRELIM  CONFIG_NAND_OR_PRELIM  /* NAND Options */
296
297 #define CONFIG_SYS_BR4_PRELIM  (BR_PHYS_ADDR((CONFIG_SYS_NAND_BASE_PHYS + 0x40000))\
298                                 | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
299                                 | BR_PS_8               /* Port Size = 8bit */ \
300                                 | BR_MS_FCM             /* MSEL = FCM */ \
301                                 | BR_V)                 /* valid */
302 #define CONFIG_SYS_OR4_PRELIM  CONFIG_NAND_OR_PRELIM    /* NAND Options */
303 #define CONFIG_SYS_BR5_PRELIM  (BR_PHYS_ADDR((CONFIG_SYS_NAND_BASE_PHYS + 0x80000))\
304                                 | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
305                                 | BR_PS_8               /* Port Size = 8bit */ \
306                                 | BR_MS_FCM             /* MSEL = FCM */ \
307                                 | BR_V)                 /* valid */
308 #define CONFIG_SYS_OR5_PRELIM  CONFIG_NAND_OR_PRELIM    /* NAND Options */
309
310 #define CONFIG_SYS_BR6_PRELIM  (BR_PHYS_ADDR((CONFIG_SYS_NAND_BASE_PHYS + 0xc0000))\
311                                 | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
312                                 | BR_PS_8               /* Port Size = 8bit */ \
313                                 | BR_MS_FCM             /* MSEL = FCM */ \
314                                 | BR_V)                 /* valid */
315 #define CONFIG_SYS_OR6_PRELIM  CONFIG_NAND_OR_PRELIM    /* NAND Options */
316
317 /* Serial Port - controlled on board with jumper J8
318  * open - index 2
319  * shorted - index 1
320  */
321 #define CONFIG_CONS_INDEX       1
322 #undef  CONFIG_SERIAL_SOFTWARE_FIFO
323 #define CONFIG_SYS_NS16550
324 #define CONFIG_SYS_NS16550_SERIAL
325 #define CONFIG_SYS_NS16550_REG_SIZE     1
326 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
327
328 #define CONFIG_SYS_BAUDRATE_TABLE       \
329         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
330
331 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
332 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
333
334 /* Use the HUSH parser */
335 #define CONFIG_SYS_HUSH_PARSER
336 #ifdef  CONFIG_SYS_HUSH_PARSER
337 #define CONFIG_SYS_PROMPT_HUSH_PS2 "> "
338 #endif
339
340 /*
341  * Pass open firmware flat tree
342  */
343 #define CONFIG_OF_LIBFDT                1
344 #define CONFIG_OF_BOARD_SETUP           1
345 #define CONFIG_OF_STDOUT_VIA_ALIAS      1
346
347 /* I2C */
348 #define CONFIG_FSL_I2C          /* Use FSL common I2C driver */
349 #define CONFIG_HARD_I2C         /* I2C with hardware support */
350 #undef  CONFIG_SOFT_I2C         /* I2C bit-banged */
351 #define CONFIG_I2C_MULTI_BUS
352 #define CONFIG_SYS_I2C_SPEED            400000  /* I2C speed and slave address */
353 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x57
354 #define CONFIG_SYS_I2C_SLAVE            0x7F
355 #define CONFIG_SYS_I2C_NOPROBES {{0,0x29}}/* Don't probe these addrs */
356 #define CONFIG_SYS_I2C_OFFSET           0x3000
357 #define CONFIG_SYS_I2C2_OFFSET          0x3100
358
359 /*
360  * I2C2 EEPROM
361  */
362 #define CONFIG_ID_EEPROM
363 #ifdef CONFIG_ID_EEPROM
364 #define CONFIG_SYS_I2C_EEPROM_NXID
365 #endif
366 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x57
367 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1
368 #define CONFIG_SYS_EEPROM_BUS_NUM       0
369
370 /*
371  * General PCI
372  * Memory space is mapped 1-1, but I/O space must start from 0.
373  */
374
375 /* controller 3, Slot 1, tgtid 3, Base address b000 */
376 #define CONFIG_SYS_PCIE3_MEM_VIRT       0x80000000
377 #ifdef CONFIG_PHYS_64BIT
378 #define CONFIG_SYS_PCIE3_MEM_BUS        0xe0000000
379 #define CONFIG_SYS_PCIE3_MEM_PHYS       0xc00000000ull
380 #else
381 #define CONFIG_SYS_PCIE3_MEM_BUS        0x80000000
382 #define CONFIG_SYS_PCIE3_MEM_PHYS       0x80000000
383 #endif
384 #define CONFIG_SYS_PCIE3_MEM_SIZE       0x20000000      /* 512M */
385 #define CONFIG_SYS_PCIE3_IO_VIRT        0xffc00000
386 #define CONFIG_SYS_PCIE3_IO_BUS         0x00000000
387 #ifdef CONFIG_PHYS_64BIT
388 #define CONFIG_SYS_PCIE3_IO_PHYS        0xfffc00000ull
389 #else
390 #define CONFIG_SYS_PCIE3_IO_PHYS        0xffc00000
391 #endif
392 #define CONFIG_SYS_PCIE3_IO_SIZE        0x00010000      /* 64k */
393
394 /* controller 2, direct to uli, tgtid 2, Base address 9000 */
395 #define CONFIG_SYS_PCIE2_MEM_VIRT       0xa0000000
396 #ifdef CONFIG_PHYS_64BIT
397 #define CONFIG_SYS_PCIE2_MEM_BUS        0xe0000000
398 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xc20000000ull
399 #else
400 #define CONFIG_SYS_PCIE2_MEM_BUS        0xa0000000
401 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xa0000000
402 #endif
403 #define CONFIG_SYS_PCIE2_MEM_SIZE       0x20000000      /* 512M */
404 #define CONFIG_SYS_PCIE2_IO_VIRT        0xffc10000
405 #define CONFIG_SYS_PCIE2_IO_BUS         0x00000000
406 #ifdef CONFIG_PHYS_64BIT
407 #define CONFIG_SYS_PCIE2_IO_PHYS        0xfffc10000ull
408 #else
409 #define CONFIG_SYS_PCIE2_IO_PHYS        0xffc10000
410 #endif
411 #define CONFIG_SYS_PCIE2_IO_SIZE        0x00010000      /* 64k */
412
413 /* controller 1, Slot 2, tgtid 1, Base address a000 */
414 #define CONFIG_SYS_PCIE1_MEM_VIRT       0xc0000000
415 #ifdef CONFIG_PHYS_64BIT
416 #define CONFIG_SYS_PCIE1_MEM_BUS        0xe0000000
417 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc40000000ull
418 #else
419 #define CONFIG_SYS_PCIE1_MEM_BUS        0xc0000000
420 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc0000000
421 #endif
422 #define CONFIG_SYS_PCIE1_MEM_SIZE       0x20000000      /* 512M */
423 #define CONFIG_SYS_PCIE1_IO_VIRT        0xffc20000
424 #define CONFIG_SYS_PCIE1_IO_BUS         0x00000000
425 #ifdef CONFIG_PHYS_64BIT
426 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfffc20000ull
427 #else
428 #define CONFIG_SYS_PCIE1_IO_PHYS        0xffc20000
429 #endif
430 #define CONFIG_SYS_PCIE1_IO_SIZE        0x00010000      /* 64k */
431
432 #if defined(CONFIG_PCI)
433
434 /*PCIE video card used*/
435 #define VIDEO_IO_OFFSET         CONFIG_SYS_PCIE1_IO_VIRT
436
437 /* video */
438 #define CONFIG_VIDEO
439
440 #if defined(CONFIG_VIDEO)
441 #define CONFIG_BIOSEMU
442 #define CONFIG_CFB_CONSOLE
443 #define CONFIG_VIDEO_SW_CURSOR
444 #define CONFIG_VGA_AS_SINGLE_DEVICE
445 #define CONFIG_ATI_RADEON_FB
446 #define CONFIG_VIDEO_LOGO
447 /*#define CONFIG_CONSOLE_CURSOR*/
448 #define CONFIG_SYS_ISA_IO_BASE_ADDRESS VIDEO_IO_OFFSET
449 #endif
450
451 #define CONFIG_NET_MULTI
452 #define CONFIG_PCI_PNP                  /* do pci plug-and-play */
453
454 #undef CONFIG_EEPRO100
455 #undef CONFIG_TULIP
456 #define CONFIG_RTL8139
457
458 #ifndef CONFIG_PCI_PNP
459         #define PCI_ENET0_IOADDR        CONFIG_SYS_PCIE3_IO_BUS
460         #define PCI_ENET0_MEMADDR       CONFIG_SYS_PCIE3_IO_BUS
461         #define PCI_IDSEL_NUMBER        0x11    /* IDSEL = AD11 */
462 #endif
463
464 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup */
465 #define CONFIG_DOS_PARTITION
466 #define CONFIG_SCSI_AHCI
467
468 #ifdef CONFIG_SCSI_AHCI
469 #define CONFIG_SATA_ULI5288
470 #define CONFIG_SYS_SCSI_MAX_SCSI_ID     4
471 #define CONFIG_SYS_SCSI_MAX_LUN 1
472 #define CONFIG_SYS_SCSI_MAX_DEVICE      (CONFIG_SYS_SCSI_MAX_SCSI_ID * CONFIG_SYS_SCSI_MAX_LUN)
473 #define CONFIG_SYS_SCSI_MAXDEVICE       CONFIG_SYS_SCSI_MAX_DEVICE
474 #endif /* SCSI */
475
476 #endif  /* CONFIG_PCI */
477
478
479 #if defined(CONFIG_TSEC_ENET)
480
481 #ifndef CONFIG_NET_MULTI
482 #define CONFIG_NET_MULTI        1
483 #endif
484
485 #define CONFIG_MII              1       /* MII PHY management */
486 #define CONFIG_MII_DEFAULT_TSEC 1       /* Allow unregistered phys */
487 #define CONFIG_TSEC1    1
488 #define CONFIG_TSEC1_NAME       "eTSEC1"
489 #define CONFIG_TSEC2    1
490 #define CONFIG_TSEC2_NAME       "eTSEC2"
491 #define CONFIG_TSEC3    1
492 #define CONFIG_TSEC3_NAME       "eTSEC3"
493
494 #define CONFIG_PIXIS_SGMII_CMD
495 #define CONFIG_FSL_SGMII_RISER  1
496 #define SGMII_RISER_PHY_OFFSET  0x1b
497
498 #ifdef CONFIG_FSL_SGMII_RISER
499 #define CONFIG_SYS_TBIPA_VALUE          0x10 /* avoid conflict with eTSEC4 paddr */
500 #endif
501
502 #define TSEC1_PHY_ADDR          0
503 #define TSEC2_PHY_ADDR          1
504 #define TSEC3_PHY_ADDR          2
505
506 #define TSEC1_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
507 #define TSEC2_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
508 #define TSEC3_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
509
510 #define TSEC1_PHYIDX            0
511 #define TSEC2_PHYIDX            0
512 #define TSEC3_PHYIDX            0
513
514 #define CONFIG_ETHPRIME         "eTSEC1"
515
516 #define CONFIG_PHY_GIGE         1       /* Include GbE speed/duplex detection */
517 #endif  /* CONFIG_TSEC_ENET */
518
519 /*
520  * Environment
521  */
522 #define CONFIG_ENV_IS_IN_FLASH  1
523 #if CONFIG_SYS_MONITOR_BASE > 0xfff80000
524 #define CONFIG_ENV_ADDR         0xfff80000
525 #else
526 #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE - CONFIG_ENV_SECT_SIZE)
527 #endif
528 #define CONFIG_ENV_SIZE         0x2000
529 #define CONFIG_ENV_SECT_SIZE    0x20000 /* 128K (one sector) */
530
531 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
532 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
533
534 /*
535  * Command line configuration.
536  */
537 #include <config_cmd_default.h>
538
539 #define CONFIG_CMD_IRQ
540 #define CONFIG_CMD_PING
541 #define CONFIG_CMD_I2C
542 #define CONFIG_CMD_MII
543 #define CONFIG_CMD_ELF
544 #define CONFIG_CMD_IRQ
545 #define CONFIG_CMD_SETEXPR
546 #define CONFIG_CMD_REGINFO
547
548 #if defined(CONFIG_PCI)
549 #define CONFIG_CMD_PCI
550 #define CONFIG_CMD_NET
551 #define CONFIG_CMD_SCSI
552 #define CONFIG_CMD_EXT2
553 #endif
554
555 /*
556  * USB
557  */
558 #define CONFIG_CMD_USB
559 #define CONFIG_USB_STORAGE
560 #define CONFIG_USB_EHCI
561 #define CONFIG_USB_EHCI_FSL
562 #define CONFIG_EHCI_HCD_INIT_AFTER_RESET
563
564 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
565
566 /*
567  * Miscellaneous configurable options
568  */
569 #define CONFIG_SYS_LONGHELP                     /* undef to save memory */
570 #define CONFIG_CMDLINE_EDITING          /* Command-line editing */
571 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
572 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt */
573 #if defined(CONFIG_CMD_KGDB)
574 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size */
575 #else
576 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size */
577 #endif
578 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
579 #define CONFIG_SYS_MAXARGS      16              /* max number of command args */
580 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size */
581 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1ms ticks */
582
583 /*
584  * For booting Linux, the board info and command line data
585  * have to be in the first 16 MB of memory, since this is
586  * the maximum mapped by the Linux kernel during initialization.
587  */
588 #define CONFIG_SYS_BOOTMAPSZ    (16 << 20)      /* Initial Memory map for Linux*/
589
590 /*
591  * Internal Definitions
592  *
593  * Boot Flags
594  */
595 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH */
596 #define BOOTFLAG_WARM   0x02            /* Software reboot */
597
598 #if defined(CONFIG_CMD_KGDB)
599 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
600 #define CONFIG_KGDB_SER_INDEX   2       /* which serial port to use */
601 #endif
602
603 /*
604  * Environment Configuration
605  */
606
607 /* The mac addresses for all ethernet interface */
608 #if defined(CONFIG_TSEC_ENET)
609 #define CONFIG_HAS_ETH0
610 #define CONFIG_ETHADDR  00:E0:0C:02:00:FD
611 #define CONFIG_HAS_ETH1
612 #define CONFIG_ETH1ADDR 00:E0:0C:02:01:FD
613 #define CONFIG_HAS_ETH2
614 #define CONFIG_ETH2ADDR 00:E0:0C:02:02:FD
615 #define CONFIG_HAS_ETH3
616 #define CONFIG_ETH3ADDR 00:E0:0C:02:03:FD
617 #endif
618
619 #define CONFIG_IPADDR           192.168.1.254
620
621 #define CONFIG_HOSTNAME         unknown
622 #define CONFIG_ROOTPATH         /opt/nfsroot
623 #define CONFIG_BOOTFILE         uImage
624 #define CONFIG_UBOOTPATH        u-boot.bin      /* U-Boot image on TFTP server */
625
626 #define CONFIG_SERVERIP         192.168.1.1
627 #define CONFIG_GATEWAYIP        192.168.1.1
628 #define CONFIG_NETMASK          255.255.255.0
629
630 /* default location for tftp and bootm */
631 #define CONFIG_LOADADDR         1000000
632
633 #define CONFIG_BOOTDELAY 10     /* -1 disables auto-boot */
634 #undef  CONFIG_BOOTARGS         /* the boot command will set bootargs */
635
636 #define CONFIG_BAUDRATE 115200
637
638 #define CONFIG_EXTRA_ENV_SETTINGS                               \
639  "perf_mode=stable\0"                   \
640  "memctl_intlv_ctl=2\0"                                         \
641  "netdev=eth0\0"                                                \
642  "uboot=" MK_STR(CONFIG_UBOOTPATH) "\0"                         \
643  "tftpflash=tftpboot $loadaddr $uboot; "                        \
644         "protect off " MK_STR(TEXT_BASE) " +$filesize; "        \
645         "erase " MK_STR(TEXT_BASE) " +$filesize; "              \
646         "cp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize; "      \
647         "protect on " MK_STR(TEXT_BASE) " +$filesize; "         \
648         "cmp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize\0"     \
649  "consoledev=ttyS0\0"                           \
650  "ramdiskaddr=2000000\0"                        \
651  "ramdiskfile=p2020ds/ramdisk.uboot\0"          \
652  "fdtaddr=c00000\0"                             \
653  "fdtfile=p2020ds/p2020ds.dtb\0"                \
654  "bdev=sda3\0"
655
656 #define CONFIG_HDBOOT                           \
657  "setenv bootargs root=/dev/$bdev rw "          \
658  "console=$consoledev,$baudrate $othbootargs;"  \
659  "tftp $loadaddr $bootfile;"                    \
660  "tftp $fdtaddr $fdtfile;"                      \
661  "bootm $loadaddr - $fdtaddr"
662
663 #define CONFIG_NFSBOOTCOMMAND           \
664  "setenv bootargs root=/dev/nfs rw "    \
665  "nfsroot=$serverip:$rootpath "         \
666  "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
667  "console=$consoledev,$baudrate $othbootargs;"  \
668  "tftp $loadaddr $bootfile;"            \
669  "tftp $fdtaddr $fdtfile;"              \
670  "bootm $loadaddr - $fdtaddr"
671
672 #define CONFIG_RAMBOOTCOMMAND           \
673  "setenv bootargs root=/dev/ram rw "    \
674  "console=$consoledev,$baudrate $othbootargs;"  \
675  "tftp $ramdiskaddr $ramdiskfile;"      \
676  "tftp $loadaddr $bootfile;"            \
677  "tftp $fdtaddr $fdtfile;"              \
678  "bootm $loadaddr $ramdiskaddr $fdtaddr"
679
680 #define CONFIG_BOOTCOMMAND              CONFIG_HDBOOT
681
682 #endif  /* __CONFIG_H */