]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/RBC823.h
Code cleanup
[karo-tx-uboot.git] / include / configs / RBC823.h
1 /*
2  * (C) Copyright 2000, 2001
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * Modified by Udi Finkelstein udif@udif.com
6  * For the RBC823 board.
7  *
8  * See file CREDITS for list of people who contributed to this
9  * project.
10  *
11  * This program is free software; you can redistribute it and/or
12  * modify it under the terms of the GNU General Public License as
13  * published by the Free Software Foundation; either version 2 of
14  * the License, or (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
24  * MA 02111-1307 USA
25  */
26
27 /*
28  * board/config.h - configuration options, board specific
29  */
30
31 #ifndef __CONFIG_H
32 #define __CONFIG_H
33
34 /*
35  * High Level Configuration Options
36  * (easy to change)
37  */
38
39 #define CONFIG_MPC823           1       /* This is a MPC823 CPU         */
40 #define CONFIG_RBC823           1       /* ...on a RBC823 module        */
41
42
43 #if 0
44 #define DEBUG                   1
45 #define CONFIG_LAST_STAGE_INIT
46 #endif
47 #define CONFIG_KEYBOARD         1       /* This board has a custom keybpard */
48 #define CONFIG_LCD              1       /* use LCD controller ...       */
49 #define CONFIG_HITACHI_SP19X001_Z1A     /* The LCD type we use */
50
51 #define CONFIG_8xx_CONS_SMC2    1       /* Console is on SMC2           */
52 #undef  CONFIG_8xx_CONS_SMC1
53 #undef  CONFIG_8xx_CONS_NONE
54 #define CONFIG_BAUDRATE         115200  /* console baudrate = 115kbps   */
55 #if 1
56 #define CONFIG_BOOTDELAY        -1      /* autoboot disabled            */
57 #else
58 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
59 #endif
60
61 #define CONFIG_CLOCKS_IN_MHZ    1       /* clocks passsed to Linux in MHz */
62 #define CONFIG_8xx_GCLK_FREQ    48000000L
63
64 #define CONFIG_PREBOOT  "echo;echo Type \"run flash_nfs\" to mount root filesystem over NFS;echo"
65
66 #undef  CONFIG_BOOTARGS
67 #define CONFIG_BOOTCOMMAND                                                      \
68         "bootp; "                                                               \
69         "setenv bootargs root=/dev/nfs rw nfsroot=$(serverip):$(rootpath) "     \
70         "ip=$(ipaddr):$(serverip):$(gatewayip):$(netmask):$(hostname)::off; "   \
71         "bootm"
72
73 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
74 #undef  CFG_LOADS_BAUD_CHANGE           /* don't allow baudrate change  */
75
76 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
77
78 #define CONFIG_STATUS_LED       1       /* Status LED enabled           */
79
80 #undef  CONFIG_CAN_DRIVER               /* CAN Driver support disabled  */
81
82 #define CONFIG_BOOTP_MASK       (CONFIG_BOOTP_DEFAULT | CONFIG_BOOTP_BOOTFILESIZE)
83
84 #undef CONFIG_MAC_PARTITION
85 #define CONFIG_DOS_PARTITION
86
87 #undef  CONFIG_RTC_MPC8xx               /* don't use internal RTC of MPC8xx (no battery)        */
88
89 #define CONFIG_HARD_I2C
90 #define CFG_I2C_SPEED 40000
91 #define CFG_I2C_SLAVE 0xfe
92 #define CFG_I2C_EEPROM_ADDR             0x50
93 #define CFG_I2C_EEPROM_ADDR_LEN         1
94 #define CFG_EEPROM_WRITE_BITS           4
95 #define CFG_EEPROM_WRITE_DELAY_MS       10
96
97 #define CONFIG_COMMANDS       ( CFG_CMD_ALL     & \
98                                 ~CFG_CMD_BSP    & \
99                                 ~CFG_CMD_DATE   & \
100                                 ~CFG_CMD_DTT    & \
101                                 ~CFG_CMD_FDC    & \
102                                 ~CFG_CMD_FDOS   & \
103                                 ~CFG_CMD_HWFLOW & \
104                                 ~CFG_CMD_IDE    & \
105                                 ~CFG_CMD_IRQ    & \
106                                 ~CFG_CMD_JFFS2  & \
107                                 ~CFG_CMD_MII    & \
108                                 ~CFG_CMD_MMC    & \
109                                 ~CFG_CMD_NAND   & \
110                                 ~CFG_CMD_PCI    & \
111                                 ~CFG_CMD_PCMCIA & \
112                                 ~CFG_CMD_REISER & \
113                                 ~CFG_CMD_SCSI   & \
114                                 ~CFG_CMD_SETGETDCR      & \
115                                 ~CFG_CMD_SPI    & \
116                                 ~CFG_CMD_USB    & \
117                                 ~CFG_CMD_VFD    )
118
119 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
120 #include <cmd_confdefs.h>
121
122 /*
123  * Miscellaneous configurable options
124  */
125 #define CFG_LONGHELP                    /* undef to save memory         */
126 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
127 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
128 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
129 #else
130 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
131 #endif
132 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
133 #define CFG_MAXARGS     16              /* max number of command args   */
134 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
135
136 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
137 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
138
139 #define CFG_LOAD_ADDR           0x0100000       /* default load address */
140
141 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
142
143 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
144
145 /*
146  * Low Level Configuration Settings
147  * (address mappings, register initial values, etc.)
148  * You should know what you are doing if you make changes here.
149  */
150 /*-----------------------------------------------------------------------
151  * Internal Memory Mapped Register
152  */
153 #define CFG_IMMR                0xFF000000
154
155 /*-----------------------------------------------------------------------
156  * Definitions for initial stack pointer and data area (in DPRAM)
157  */
158 #define CFG_INIT_RAM_ADDR       CFG_IMMR
159 #define CFG_INIT_RAM_END        0x2F00  /* End of used area in DPRAM    */
160 #define CFG_GBL_DATA_SIZE       64  /* size in bytes reserved for initial data */
161 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
162 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
163
164 /*-----------------------------------------------------------------------
165  * Start addresses for the final memory configuration
166  * (Set up by the startup code)
167  * Please note that CFG_SDRAM_BASE _must_ start at 0
168  */
169 #define CFG_SDRAM_BASE          0x00000000
170 #define CFG_FLASH_BASE          0xFFF00000
171 #if defined(DEBUG)
172 #define CFG_MONITOR_LEN         (384 << 10)     /* Reserve 256 kB for Monitor   */
173 #else
174 #define CFG_MONITOR_LEN         (384 << 10)     /* Reserve 192 kB for Monitor   */
175 #endif
176 #define CFG_MONITOR_BASE        CFG_FLASH_BASE
177 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
178
179 /*
180  * For booting Linux, the board info and command line data
181  * have to be in the first 8 MB of memory, since this is
182  * the maximum mapped by the Linux kernel during initialization.
183  */
184 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
185
186 /*-----------------------------------------------------------------------
187  * FLASH organization
188  */
189 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
190 #define CFG_MAX_FLASH_SECT      67      /* max number of sectors on one chip    */
191
192 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
193 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
194
195 #define CFG_ENV_IS_IN_FLASH     1
196 #define CFG_ENV_OFFSET          0x10000 /*   Offset   of Environment Sector     */
197 #define CFG_ENV_SIZE            0x10000 /* Total Size of Environment Sector     */
198
199 /*-----------------------------------------------------------------------
200  * Cache Configuration
201  */
202 #define CFG_CACHELINE_SIZE      16      /* For all MPC8xx CPUs                  */
203 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
204 #define CFG_CACHELINE_SHIFT     4       /* log base 2 of the above value        */
205 #endif
206
207 /*-----------------------------------------------------------------------
208  * SYPCR - System Protection Control                            11-9
209  * SYPCR can only be written once after reset!
210  *-----------------------------------------------------------------------
211  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
212  */
213 #if defined(CONFIG_WATCHDOG)
214 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
215                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
216 #else
217 /*
218 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
219 */
220 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWRI | SYPCR_SWP)
221 #endif
222
223 /*-----------------------------------------------------------------------
224  * SIUMCR - SIU Module Configuration                            11-6
225  *-----------------------------------------------------------------------
226  * PCMCIA config., multi-function pin tri-state
227  */
228 #define CFG_SIUMCR      (SIUMCR_DBGC11 | SIUMCR_DBPC00 | SIUMCR_MLRC00 | SIUMCR_FRC)
229
230 /*-----------------------------------------------------------------------
231  * TBSCR - Time Base Status and Control                         11-26
232  *-----------------------------------------------------------------------
233  * Clear Reference Interrupt Status, Timebase freezing enabled
234  */
235 #define CFG_TBSCR       (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
236
237 /*-----------------------------------------------------------------------
238  * RTCSC - Real-Time Clock Status and Control Register          11-27
239  *-----------------------------------------------------------------------
240  */
241 #define CFG_RTCSC       (RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE)
242
243 /*-----------------------------------------------------------------------
244  * PISCR - Periodic Interrupt Status and Control                11-31
245  *-----------------------------------------------------------------------
246  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
247  */
248 #define CFG_PISCR       (PISCR_PS | PISCR_PITF)
249
250 /*-----------------------------------------------------------------------
251  * PLPRCR - PLL, Low-Power, and Reset Control Register          15-30
252  *-----------------------------------------------------------------------
253  * Reset PLL lock status sticky bit, timer expired status bit and timer
254  * interrupt status bit
255  *
256  */
257
258 /*
259  * for 48 MHz, we use a 4 MHz clock * 12
260  */
261 #define CFG_PLPRCR                                                      \
262                 ( (12-1)<<PLPRCR_MF_SHIFT | PLPRCR_TEXPS | PLPRCR_LOLRE )
263
264 /*-----------------------------------------------------------------------
265  * SCCR - System Clock and reset Control Register               15-27
266  *-----------------------------------------------------------------------
267  * Set clock output, timebase and RTC source and divider,
268  * power management and some other internal clocks
269  */
270 #define SCCR_MASK       SCCR_EBDF11
271 #define CFG_SCCR        (SCCR_RTDIV   | SCCR_RTSEL    | SCCR_CRQEN    | \
272                          SCCR_PRQEN   | SCCR_EBDF00   | \
273                          SCCR_COM01   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \
274                          SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD001 | \
275                          SCCR_DFALCD00)
276
277 #ifdef NOT_USED
278 /*-----------------------------------------------------------------------
279  * PCMCIA stuff
280  *-----------------------------------------------------------------------
281  *
282  */
283 #define CFG_PCMCIA_MEM_ADDR     (0xE0000000)
284 #define CFG_PCMCIA_MEM_SIZE     ( 64 << 20 )
285 #define CFG_PCMCIA_DMA_ADDR     (0xE4000000)
286 #define CFG_PCMCIA_DMA_SIZE     ( 64 << 20 )
287 #define CFG_PCMCIA_ATTRB_ADDR   (0xE8000000)
288 #define CFG_PCMCIA_ATTRB_SIZE   ( 64 << 20 )
289 #define CFG_PCMCIA_IO_ADDR      (0xEC000000)
290 #define CFG_PCMCIA_IO_SIZE      ( 64 << 20 )
291
292 /*-----------------------------------------------------------------------
293  * IDE/ATA stuff (Supports IDE harddisk on PCMCIA Adapter)
294  *-----------------------------------------------------------------------
295  */
296
297 #define CONFIG_IDE_PCCARD       1       /* Use IDE with PC Card Adapter */
298
299 #undef  CONFIG_IDE_PCMCIA               /* Direct IDE    not supported  */
300 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
301 #undef  CONFIG_IDE_RESET                /* reset for ide not supported  */
302
303 #define CFG_IDE_MAXBUS          1       /* max. 1 IDE bus               */
304 #define CFG_IDE_MAXDEVICE       1       /* max. 1 drive per IDE bus     */
305
306 #define CFG_ATA_IDE0_OFFSET     0x0000
307
308 #define CFG_ATA_BASE_ADDR       CFG_PCMCIA_MEM_ADDR
309
310 /* Offset for data I/O                  */
311 #define CFG_ATA_DATA_OFFSET     (CFG_PCMCIA_MEM_SIZE + 0x320)
312
313 /* Offset for normal register accesses  */
314 #define CFG_ATA_REG_OFFSET      (2 * CFG_PCMCIA_MEM_SIZE + 0x320)
315
316 /* Offset for alternate registers       */
317 #define CFG_ATA_ALT_OFFSET      0x0100
318
319 #endif
320
321 /************************************************************
322  * Disk-On-Chip configuration
323  ************************************************************/
324 #define CFG_MAX_DOC_DEVICE      1       /* Max number of DOC devices            */
325 #define CFG_DOC_SHORT_TIMEOUT
326 #define CFG_DOC_SUPPORT_2000
327 #define CFG_DOC_SUPPORT_MILLENNIUM
328
329 /*-----------------------------------------------------------------------
330  *
331  *-----------------------------------------------------------------------
332  *
333  */
334 /*#define       CFG_DER 0x2002000F*/
335 #define CFG_DER 0
336
337 /*
338  * Init Memory Controller:
339  *
340  * BR0/1 and OR0/1 (FLASH)
341  */
342
343 #define FLASH_BASE0_PRELIM      0xFFF00000      /* FLASH bank #0        */
344 #define FLASH_BASE1_PRELIM      0x04000000      /* D.O.C Millenium      */
345
346 /* used to re-map FLASH both when starting from SRAM or FLASH:
347  * restrict access enough to keep SRAM working (if any)
348  * but not too much to meddle with FLASH accesses
349  */
350 #define CFG_PRELIM_OR_AM        0xFFF80000      /* OR addr mask */
351
352 /* FLASH timing: ACS = 00, TRLX = 0, CSNT = 1, SCY = 7, EHTR = 1        */
353 #define CFG_OR_TIMING_FLASH  (OR_ACS_DIV1 | OR_BI | OR_SCY_7_CLK | OR_EHTR)
354
355 #define CFG_OR_TIMING_MSYS   (OR_ACS_DIV1 | OR_BI)
356
357 #define CFG_OR0_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_FLASH)
358 #define CFG_BR0_PRELIM  ((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_PS_8 | BR_V)
359
360 #define CFG_OR1_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_MSYS)
361 #define CFG_BR1_PRELIM  ((FLASH_BASE1_PRELIM & BR_BA_MSK) | BR_MS_UPMB | \
362                           BR_PS_8 | BR_V)
363
364 /*
365  * BR4 and OR4 (SDRAM)
366  *
367  */
368 #define SDRAM_BASE4_PRELIM      0x00000000      /* SDRAM bank #0        */
369 #define SDRAM_MAX_SIZE          0x04000000      /* max 64 MB per bank   */
370
371 /*
372  * SDRAM timing:
373  */
374 #define CFG_OR_TIMING_SDRAM     (OR_CSNT_SAM)
375
376 #define CFG_OR4_PRELIM  (~(SDRAM_MAX_SIZE-1) | CFG_OR_TIMING_SDRAM )
377 #define CFG_BR4_PRELIM  ((SDRAM_BASE4_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
378
379 /*
380  * Memory Periodic Timer Prescaler
381  */
382
383 /* periodic timer for refresh */
384 #define CFG_MAMR_PTA    187             /* start with divider for 48 MHz        */
385
386 /* refresh rate 15.6 us (= 64 ms / 4K = 62.4 / quad bursts) for <= 128 MBit     */
387 #define CFG_MPTPR_2BK_4K        MPTPR_PTP_DIV16         /* setting for 2 banks  */
388 #define CFG_MPTPR_1BK_4K        MPTPR_PTP_DIV32         /* setting for 1 bank   */
389
390 /* refresh rate 7.8 us (= 64 ms / 8K = 31.2 / quad bursts) for 256 MBit         */
391 #define CFG_MPTPR_2BK_8K        MPTPR_PTP_DIV8          /* setting for 2 banks  */
392 #define CFG_MPTPR_1BK_8K        MPTPR_PTP_DIV16         /* setting for 1 bank   */
393
394 /*
395  * MAMR settings for SDRAM
396  */
397
398 /* 8 column SDRAM */
399 #define CFG_MAMR_8COL   ((CFG_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE      |   \
400                          MAMR_AMA_TYPE_0 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A11 |   \
401                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
402 /* 9 column SDRAM */
403 #define CFG_MAMR_9COL   ((CFG_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE      |   \
404                          MAMR_AMA_TYPE_1 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A10 |   \
405                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
406
407
408 /*
409  * Internal Definitions
410  *
411  * Boot Flags
412  */
413 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
414 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
415
416 #endif  /* __CONFIG_H */