]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/gcplus.h
Add support for SRAM and 2 x Quad UARTs on INKA4x0 board
[karo-tx-uboot.git] / include / configs / gcplus.h
1 /*
2  * (C) Copyright 2002
3  * Sysgo Real-Time Solutions, GmbH <www.elinos.com>
4  * Marius Groeger <mgroeger@sysgo.de>
5  *
6  * 2003-2004 (c) MontaVista Software, Inc.
7  *
8  * Configuation settings for the ADS GraphicsClient+ board.
9  *
10  * See file CREDITS for list of people who contributed to this
11  * project.
12  *
13  * This program is free software; you can redistribute it and/or
14  * modify it under the terms of the GNU General Public License as
15  * published by the Free Software Foundation; either version 2 of
16  * the License, or (at your option) any later version.
17  *
18  * This program is distributed in the hope that it will be useful,
19  * but WITHOUT ANY WARRANTY; without even the implied warranty of
20  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
21  * GNU General Public License for more details.
22  *
23  * You should have received a copy of the GNU General Public License
24  * along with this program; if not, write to the Free Software
25  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
26  * MA 02111-1307 USA
27  */
28
29 #ifndef __CONFIG_H
30 #define __CONFIG_H
31
32 #undef   DEBUG
33
34 /*
35  * The ADS GCPlus Linux boot ROM loads U-Boot into RAM at 0xc0200000.
36  * We don't actually init RAM in this case since we're using U-Boot as
37  * an secondary boot loader during Linux kernel development and testing,
38  * e.g. bootp/tftp download of the kernel is a far more convenient
39  * when testing new kernels on this target. However the ADS GCPlus Linux
40  * boot ROM leaves the MMU enabled when it passes control to U-Boot. So
41  * we use memsetup (CONFIG_INIT_CRITICAL) to remedy that problem.
42  */
43 #define CONFIG_INIT_CRITICAL
44
45 /*
46  * High Level Configuration Options
47  * (easy to change)
48  */
49 #define CONFIG_SA1110           1       /* This is an SA1100 CPU        */
50 #define CONFIG_GCPLUS           1       /* on an ADS GCPlus Board      */
51
52 #undef CONFIG_USE_IRQ                   /* we don't need IRQ/FIQ stuff */
53
54 #define CONFIG_CMDLINE_TAG       1      /* enable passing of ATAGs      */
55 #define CONFIG_SETUP_MEMORY_TAGS 1
56 #define CONFIG_INITRD_TAG        1
57
58 /*
59  * Size of malloc() pool
60  */
61 #define CFG_MALLOC_LEN          (CFG_ENV_SIZE + 128*1024)
62 #define CFG_GBL_DATA_SIZE       128     /* size rsrvd for initial data */
63
64
65 /*
66  * Hardware drivers
67  */
68 #define CONFIG_DRIVER_LAN91C96  /* we have an SMC9194 on-board */
69 #define CONFIG_LAN91C96_BASE    0x100e0000
70
71 /*
72  * select serial console configuration
73  */
74 #define CONFIG_SERIAL3          1       /* we use SERIAL 3 on ADS GCPlus */
75
76 /* allow to overwrite serial and ethaddr */
77 #define CONFIG_ENV_OVERWRITE
78
79 #define CONFIG_BAUDRATE         38400
80
81 #define CONFIG_COMMANDS         (CONFIG_CMD_DFL | CFG_CMD_DHCP)
82 #define CONFIG_BOOTP_MASK       CONFIG_BOOTP_DEFAULT
83
84 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
85 #include <cmd_confdefs.h>
86
87 #define CONFIG_BOOTDELAY        3
88 #define CONFIG_BOOTARGS         "console=ttySA0,38400n8 mtdparts=sa1100-flash:1m@0(zImage),3m@1m(ramdisk.gz),12m@4m(userfs) root=/dev/nfs ip=bootp"
89 #define CONFIG_BOOTCOMMAND      "bootp;tftp;bootm"
90 #define CFG_AUTOLOAD            "n"             /* No autoload */
91
92 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
93 #define CONFIG_KGDB_BAUDRATE    38400           /* speed to run kgdb serial port */
94 #define CONFIG_KGDB_SER_INDEX   2               /* which serial port to use */
95 #endif
96
97 /*
98  * Miscellaneous configurable options
99  */
100 #define CFG_LONGHELP                            /* undef to save memory         */
101 #define CFG_PROMPT              "ADS GCPlus # " /* Monitor Command Prompt       */
102 #define CFG_CBSIZE              256             /* Console I/O Buffer Size      */
103 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
104 #define CFG_MAXARGS             16              /* max number of command args   */
105 #define CFG_BARGSIZE            CFG_CBSIZE      /* Boot Argument Buffer Size    */
106
107 #define CFG_MEMTEST_START       0xc0400000      /* memtest works on     */
108 #define CFG_MEMTEST_END         0xc0800000      /* 4 ... 8 MB in DRAM   */
109
110 #undef  CFG_CLKS_IN_HZ          /* everything, incl board info, in Hz */
111
112 #define CFG_LOAD_ADDR           0xc0000000      /* default load address */
113
114 #define CFG_HZ                  3686400         /* incrementer freq: 3.6864 MHz */
115 #define CFG_CPUSPEED            0x0a            /* set core clock to 206MHz */
116
117                                                 /* valid baudrates */
118 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
119
120 /*-----------------------------------------------------------------------
121  * Stack sizes
122  *
123  * The stack sizes are set up in start.S using the settings below
124  */
125 #define CONFIG_STACKSIZE        (128*1024)      /* regular stack */
126 #ifdef CONFIG_USE_IRQ
127 #define CONFIG_STACKSIZE_IRQ    (4*1024)        /* IRQ stack */
128 #define CONFIG_STACKSIZE_FIQ    (4*1024)        /* FIQ stack */
129 #endif
130
131 /*-----------------------------------------------------------------------
132  * Physical Memory Map
133  */
134 #define CONFIG_NR_DRAM_BANKS    2          /* we have 2 banks of DRAM */
135 #define PHYS_SDRAM_1            0xc0000000 /* SDRAM Bank #1 */
136 #define PHYS_SDRAM_1_SIZE       0x01000000 /* 16 MB */
137 #define PHYS_SDRAM_2            0xc8000000 /* SDRAM Bank #2 */
138 #define PHYS_SDRAM_2_SIZE       0x01000000 /* 16 MB */
139
140
141 #define PHYS_FLASH_1            0x08000000 /* Flash Bank #1 */
142 #define PHYS_FLASH_SIZE         0x00800000 /* 8 MB */
143 #define PHYS_FLASH_BANK_SIZE    0x01000000 /* 16 MB Banks */
144 #define PHYS_FLASH_SECT_SIZE    0x00040000 /* 256 KB sectors (x2) */
145
146 #define CFG_FLASH_BASE          PHYS_FLASH_1
147
148 /*-----------------------------------------------------------------------
149  * FLASH and environment organization
150  */
151 #if     1
152 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks */
153 #define CFG_MAX_FLASH_SECT      128     /* max number of sectors on one chip */
154
155 /* timeout values are in ticks */
156 #define CFG_FLASH_ERASE_TOUT    (2*CFG_HZ) /* Timeout for Flash Erase */
157 #define CFG_FLASH_WRITE_TOUT    (2*CFG_HZ) /* Timeout for Flash Write */
158 #else
159 /* REVISIT: This doesn't work on ADS GCPlus just yet: */
160 #define CFG_FLASH_CFI           1       /* flash is CFI conformant      */
161 #define CFG_FLASH_CFI_DRIVER    1       /* use common cfi driver        */
162 #define CFG_FLASH_USE_BUFFER_WRITE 1    /* use buffered writes (20x faster) */
163 #define CFG_MAX_FLASH_BANKS     1       /* max # of memory banks        */
164 #define CFG_FLASH_INCREMENT     0       /* there is only one bank       */
165 #define CFG_MAX_FLASH_SECT      128     /* max # of sectors on one chip */
166 /*#define CFG_FLASH_PROTECTION    1       /--* hardware flash protection    */
167 #define CFG_FLASH_BANKS_LIST    { CFG_FLASH_BASE }
168 #endif
169
170 #define CFG_ENV_IS_IN_FLASH     1
171 #define CFG_ENV_ADDR            (PHYS_FLASH_1 + PHYS_FLASH_SECT_SIZE)   /* Addr of Environment Sector   */
172 #define CFG_ENV_SIZE            PHYS_FLASH_SECT_SIZE
173
174 #endif  /* __CONFIG_H */