]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/mx1fs2.h
Add support for SRAM and 2 x Quad UARTs on INKA4x0 board
[karo-tx-uboot.git] / include / configs / mx1fs2.h
1 /*
2  * Copyright (C) 2004 Sascha Hauer, Pengutronix
3  *
4  * This program is free software; you can redistribute it and/or
5  * modify it under the terms of the GNU General Public License as
6  * published by the Free Software Foundation; either version 2 of
7  * the License, or (at your option) any later version.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  *
14  * You should have received a copy of the GNU General Public License
15  * along with this program; if not, write to the Free Software
16  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
17  * MA 02111-1307 USA
18  */
19
20 #ifndef __CONFIG_H
21 #define __CONFIG_H
22
23 #define CONFIG_ARM920T     1     /* this is an ARM920T CPU     */
24 #define CONFIG_IMX         1     /* in a Motorola MC9328MXL Chip */
25 #define CONFIG_MX1FS2      1     /* on a mx1fs2 board */
26 #undef  CONFIG_USE_IRQ           /* don't need use IRQ/FIQ    */
27
28 /*
29  * Select serial console configuration
30  */
31 #undef  _CONFIG_UART1 /* internal uart 1 */
32 #define _CONFIG_UART2 /* internal uart 2 */
33 #undef  _CONFIG_UART3 /* internal uart 3 */
34 #undef  _CONFIG_UART4 /* internal uart 4 */
35 #undef  CONFIG_SILENT_CONSOLE  /* use this to disable output */
36
37 /*
38  * Definition of u-boot build in commands. Check out CONFIG_CMD_DFL if
39  * neccessary in include/cmd_confdefs.h file. (Un)comment for getting
40  * functionality or size of u-boot code.
41  */
42 #define CONFIG_COMMANDS         (CONFIG_CMD_DFL          \
43                                 & ~CFG_CMD_LOADS         \
44                                 & ~CFG_CMD_CONSOLE       \
45                                 & ~CFG_CMD_AUTOSCRIPT    \
46                                 & ~CFG_CMD_NET           \
47                                 & ~CFG_CMD_PING          \
48                                 & ~CFG_CMD_DHCP          \
49                                 | CFG_CMD_JFFS2          \
50                                 )
51
52 #include <cmd_confdefs.h>
53
54 /*
55  * Boot options. Setting delay to -1 stops autostart count down.
56  */
57 #define CONFIG_BOOTDELAY   10
58 #define CONFIG_BOOTARGS    "root=/dev/mtdblock4 console=ttySMX0,115200n8 rootfstype=jffs2"
59 #define CONFIG_BOOTCOMMAND "bootm 10080000"
60 #define CONFIG_SHOW_BOOT_PROGRESS
61
62 /*
63  * General options for u-boot. Modify to save memory foot print
64  */
65 #define CFG_LONGHELP                                  /* undef saves memory  */
66 #define CFG_PROMPT              "mx1fs2> "            /* prompt string       */
67 #define CFG_CBSIZE              256                   /* console I/O buffer  */
68 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* print buffer size   */
69 #define CFG_MAXARGS             16                    /* max command args    */
70 #define CFG_BARGSIZE            CFG_CBSIZE            /* boot args buf size  */
71
72 #define CFG_MEMTEST_START       0x08100000            /* memtest test area   */
73 #define CFG_MEMTEST_END         0x08F00000
74
75 #undef  CFG_CLKS_IN_HZ                       /* use HZ for freq. display     */
76
77 #define CFG_HZ                  3686400      /* incrementer freq: 3.6864 MHz */
78 #define CFG_CPUSPEED            0x141        /* core clock - register value  */
79
80 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
81 #define CONFIG_BAUDRATE 115200
82 /*
83  * Definitions related to passing arguments to kernel.
84  */
85 #define CONFIG_CMDLINE_TAG           1   /* send commandline to Kernel       */
86 #define CONFIG_SETUP_MEMORY_TAGS     1   /* send memory definition to kernel */
87 #define  CONFIG_INITRD_TAG           1     /* send initrd params        */
88 #undef  CONFIG_VFD                       /* do not send framebuffer setup    */
89
90 #define CFG_JFFS_CUSTOM_PART
91 /*
92  * Malloc pool need to host env + 128 Kb reserve for other allocations.
93  */
94 #define CFG_MALLOC_LEN    (CFG_ENV_SIZE + (128<<10) )
95
96
97 #define CFG_GBL_DATA_SIZE       128     /* size in bytes reserved for initial data */
98
99 #define CONFIG_STACKSIZE        (120<<10)      /* stack size */
100
101 #ifdef CONFIG_USE_IRQ
102 #define CONFIG_STACKSIZE_IRQ    (4<<10)        /* IRQ stack  */
103 #define CONFIG_STACKSIZE_FIQ    (4<<10)        /* FIQ stack  */
104 #endif
105
106 /* SDRAM Setup Values
107  * 0x910a8300 Precharge Command CAS 3
108  * 0x910a8200 Precharge Command CAS 2
109  *
110  * 0xa10a8300 AutoRefresh Command CAS 3
111  * 0xa10a8200 Set AutoRefresh Command CAS 2
112  */
113 #define PRECHARGE_CMD 0x910a8300
114 #define AUTOREFRESH_CMD 0xa10a8300
115
116 #define CONFIG_INIT_CRITICAL
117
118 #define BUS32BIT_VERSION
119 /*
120  * SDRAM Memory Map
121  */
122 #define CONFIG_NR_DRAM_BANKS  1                      /* we have 1 bank of SDRAM */
123 #define MX1FS2_SDRAM_1        0x08000000             /* SDRAM bank #1           */
124 #ifdef BUS32BIT_VERSION
125 #define MX1FS2_SDRAM_1_SIZE  (0x04000000 - 0x100000) /* 64 MB - 1M Framebuffer */
126 #else
127 #define MX1FS2_SDRAM_1_SIZE  (0x01FC0000 - 0x100000) /* 32 MB - 1M Framebuffer */
128 #endif
129 /*
130  * Flash Controller settings
131  */
132
133 #define CFG_MAX_FLASH_BANKS     1       /* FLASH banks count (not chip count)*/
134 #define CFG_MAX_FLASH_SECT      256     /* number of sector in FLASH bank    */
135
136 #ifdef BUS32BIT_VERSION
137 #define MX1FS2_FLASH_BUS_WIDTH  4       /* we use 32 bit FLASH memory...     */
138 #define MX1FS2_FLASH_INTERLEAVE 2       /* ... made of 2 chips */
139 #define MX1FS2_FLASH_BANK_SIZE  0x02000000  /* size of one flash bank*/
140 #define MX1FS2_FLASH_SECT_SIZE  0x00020000  /* size of erase sector */
141 #define MX1FS2_JFFS2_PART0_START 0x10200000
142 #define MX1FS2_JFFS2_PART0_SIZE  0x00500000
143 #define MX1FS2_JFFS2_PART1_START 0x10700000
144 #define MX1FS2_JFFS2_PART1_SIZE  0x00900000
145 #else
146 #define MX1FS2_FLASH_BUS_WIDTH  2       /* we use 16 bit FLASH memory...     */
147 #define MX1FS2_FLASH_INTERLEAVE 1       /* ... made of 1 chip */
148 #define MX1FS2_FLASH_BANK_SIZE  0x01000000  /* size of one flash bank*/
149 #define MX1FS2_FLASH_SECT_SIZE  0x00010000  /* size of erase sector */
150 #endif
151 #define MX1FS2_FLASH_BASE       0x10000000  /* location of flash memory */
152 #define MX1FS2_FLASH_UNLOCK        1       /* perform hw unlock first */
153
154 /* This should be defined if CFI FLASH device is present. Actually benefit
155    is not so clear to me. In other words we can provide more informations
156    to user, but this expects more complex flash handling we do not provide
157    now.*/
158 #undef  CFG_FLASH_CFI
159
160 #define CFG_FLASH_ERASE_TOUT    (2*CFG_HZ)    /* timeout for Erase operation */
161 #define CFG_FLASH_WRITE_TOUT    (2*CFG_HZ)    /* timeout for Write operation */
162
163 #define CFG_FLASH_BASE          MX1FS2_FLASH_BASE
164
165 /*
166  * This is setting for JFFS2 support in u-boot.
167  * Right now there is no gain for user, but later on booting kernel might be
168  * possible. Consider using XIP kernel running from flash to save RAM
169  * footprint.
170  * NOTE: Enable CFG_CMD_JFFS2 for JFFS2 support.
171  */
172 #define CFG_JFFS2_FIRST_BANK            0
173 #define CFG_JFFS2_FIRST_SECTOR          5
174 #define CFG_JFFS2_NUM_BANKS             1
175
176 /*
177  * Environment setup. Definitions of monitor location and size with
178  * definition of environment setup ends up in 2 possibilities.
179  * 1. Embeded environment - in u-boot code is space for environment
180  * 2. Environment is read from predefined sector of flash
181  * Right now we support 2. possiblity, but expecting no env placed
182  * on mentioned address right now. This also needs to provide whole
183  * sector for it - for us 256Kb is really waste of memory. U-boot uses
184  * default env. and until kernel parameters could be sent to kernel
185  * env. has no sense to us.
186  */
187
188 #define CFG_MONITOR_BASE        0x10000000
189 #define CFG_MONITOR_LEN         0x20000         /* 128b ( 1 flash sector )   */
190 #define CFG_ENV_IS_IN_FLASH     1
191 #define CFG_ENV_ADDR            0x10020000      /* absolute address for now  */
192 #define CFG_ENV_SIZE            0x20000
193
194 #define  CONFIG_ENV_OVERWRITE   1               /* env is not writable now   */
195
196 /* Setup CS4 and CS5 */
197 #define CFG_GIUS_A_VAL          0x0003fffe
198
199 /*
200  * CSxU_VAL:
201  * 63| x        x x x | x x x x | x x  x    x | x x x x | x x x x | x x x x | x x x x | x x x x|32
202  *   |DTACK_SEL|0|BCD |   BCS   | PSZ|PME|SYNC|  DOL    | CNC|    WSC       | 0| WWS  |   EDC  |
203  *
204  * CSxL_VAL:
205  * 31| x x x x | x x x x | x x x x | x x x x | x x x x |  x x x x | x x  x x | x x  x    x| 0
206  *   |   OEA   |   OEN   |   WEA   |   WEN   |   CSA   |EBC| DSZ  | 0|SP|0|WP| 0 0|PA|CSEN|
207  */
208
209 #define CFG_CS0U_VAL 0x00008C00
210 #define CFG_CS0L_VAL 0x22222601
211 #define CFG_CS1U_VAL 0x00008C00
212 #define CFG_CS1L_VAL 0x22222301
213 #define CFG_CS4U_VAL 0x00008C00
214 #define CFG_CS4L_VAL 0x22222301
215 #define CFG_CS5U_VAL 0x00008C00
216 #define CFG_CS5L_VAL 0x22222301
217
218 /* f_{dpll}=2*f{ref}*(MFI+MFN/(MFD+1))/(PD+1)
219    f_ref=16,777MHz
220
221    0x002a141f: 191,9944MHz
222    0x040b2007: 144MHz
223    0x042a141f: 96MHz
224    0x0811140d: 64MHz
225    0x040e200e: 150MHz
226    0x00321431: 200MHz
227
228    0x08001800: 64MHz mit 16er Quarz
229    0x04001800: 96MHz mit 16er Quarz
230    0x04002400: 144MHz mit 16er Quarz
231
232    31 |x x x x|x x x x|x x x x|x x x x|x x x x|x x x x|x x x x|x x x x| 0
233       |XXX|--PD---|-------MFD---------|XXX|--MFI--|-----MFN-----------|     */
234
235 #define CFG_MPCTL0_VAL          0x07E723AD
236 #define CFG_MPCTL1_VAL          0x00000040
237 #define CFG_PCDR_VAL            0x00010005
238 #define CFG_GPCR_VAL            0x00000FFB
239
240 #define USE_16M_OSZI /* If you have one, you want to use it
241                         The internal 32kHz oszillator jitters */
242 #ifdef USE_16M_OSZI
243
244 #define CFG_SPCTL0_VAL          0x04001401
245 #define CFG_SPCTL1_VAL          0x0C000040
246 #define CFG_CSCR_VAL            0x07030003
247 #define CONFIG_SYS_CLK_FREQ     16780000
248 #define CONFIG_SYSPLL_CLK_FREQ  16000000
249
250 #else
251
252 #define CFG_SPCTL0_VAL          0x07E716D1
253 #define CFG_CSCR_VAL            0x06000003
254 #define CONFIG_SYS_CLK_FREQ     16780000
255 #define CONFIG_SYSPLL_CLK_FREQ  16780000
256
257 #endif
258
259 /*
260  * Well this has to be defined, but on the other hand it is used differently
261  * one may expect. For instance loadb command do not cares :-)
262  * So advice is - do not relay on this...
263  */
264 #define CFG_LOAD_ADDR           0x08400000
265
266 #define CFG_FMCR_VAL            0x00000003 /* Reset Default */
267
268 /* Bit[0:3] contain PERCLK1DIV for UART 1
269    0x000b00b ->b<- -> 192MHz/12=16MHz
270    0x000b00b ->8<- -> 144MHz/09=16MHz
271    0x000b00b ->3<- -> 64MHz/4=16MHz */
272
273 #ifdef _CONFIG_UART1
274 #define CONFIG_IMX_SERIAL1
275 #elif defined _CONFIG_UART2
276 #define CONFIG_IMX_SERIAL2
277 #elif defined _CONFIG_UART3 | defined _CONFIG_UART4
278 #define CONFIG_IMX_SERIAL_NONE
279 #define CFG_NS16550
280 #define CFG_NS16550_SERIAL
281 #define CFG_NS16550_CLK         3686400
282 #define CFG_NS16550_REG_SIZE    1
283 #define CONFIG_CONS_INDEX       1
284 #ifdef _CONFIG_UART3
285 #define CFG_NS16550_COM1        0x15000000
286 #elif defined _CONFIG_UART4
287 #define CFG_NS16550_COM1        0x16000000
288 #endif
289 #endif
290
291 #endif  /* __CONFIG_H */