]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/netdev.h
mx6sabresd: Use LDO dtb file until LDO bypass support is added
[karo-tx-uboot.git] / include / netdev.h
1 /*
2  * (C) Copyright 2008
3  * Benjamin Warren, biggerbadderben@gmail.com
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 /*
9  * netdev.h - definitions an prototypes for network devices
10  */
11
12 #ifndef _NETDEV_H_
13 #define _NETDEV_H_
14
15 /*
16  * Board and CPU-specific initialization functions
17  * board_eth_init() has highest priority.  cpu_eth_init() only
18  * gets called if board_eth_init() isn't instantiated or fails.
19  * Return values:
20  *      0: success
21  *     -1: failure
22  */
23
24 int board_eth_init(bd_t *bis);
25 int cpu_eth_init(bd_t *bis);
26
27 /* Driver initialization prototypes */
28 int altera_tse_initialize(u8 dev_num, int mac_base,
29                           int sgdma_rx_base, int sgdma_tx_base,
30                           u32 sgdma_desc_base, u32 sgdma_desc_size);
31 int at91emac_register(bd_t *bis, unsigned long iobase);
32 int au1x00_enet_initialize(bd_t*);
33 int ax88180_initialize(bd_t *bis);
34 int bcm_sf2_eth_register(bd_t *bis, u8 dev_num);
35 int bfin_EMAC_initialize(bd_t *bis);
36 int calxedaxgmac_initialize(u32 id, ulong base_addr);
37 int cs8900_initialize(u8 dev_num, int base_addr);
38 int davinci_emac_initialize(void);
39 int dc21x4x_initialize(bd_t *bis);
40 int designware_initialize(ulong base_addr, u32 interface);
41 int dm9000_initialize(bd_t *bis);
42 int dnet_eth_initialize(int id, void *regs, unsigned int phy_addr);
43 int e1000_initialize(bd_t *bis);
44 int eepro100_initialize(bd_t *bis);
45 int enc28j60_initialize(unsigned int bus, unsigned int cs,
46         unsigned int max_hz, unsigned int mode);
47 int ep93xx_eth_initialize(u8 dev_num, int base_addr);
48 int eth_3com_initialize (bd_t * bis);
49 int ethoc_initialize(u8 dev_num, int base_addr);
50 int fec_initialize (bd_t *bis);
51 int fecmxc_initialize(bd_t *bis);
52 int fecmxc_initialize_multi(bd_t *bis, int dev_id, int phy_id, uint32_t addr);
53 int ftgmac100_initialize(bd_t *bits);
54 int ftmac100_initialize(bd_t *bits);
55 int ftmac110_initialize(bd_t *bits);
56 int greth_initialize(bd_t *bis);
57 void gt6426x_eth_initialize(bd_t *bis);
58 int ks8851_mll_initialize(u8 dev_num, int base_addr);
59 int lan91c96_initialize(u8 dev_num, int base_addr);
60 int macb_eth_initialize(int id, void *regs, unsigned int phy_addr);
61 int mcdmafec_initialize(bd_t *bis);
62 int mcffec_initialize(bd_t *bis);
63 int mpc512x_fec_initialize(bd_t *bis);
64 int mpc5xxx_fec_initialize(bd_t *bis);
65 int mpc82xx_scc_enet_initialize(bd_t *bis);
66 int mvgbe_initialize(bd_t *bis);
67 int mvneta_initialize(bd_t *bis, int base_addr, int devnum, int phy_addr);
68 int natsemi_initialize(bd_t *bis);
69 int ne2k_register(void);
70 int npe_initialize(bd_t *bis);
71 int ns8382x_initialize(bd_t *bis);
72 int pch_gbe_register(bd_t *bis);
73 int pcnet_initialize(bd_t *bis);
74 int ppc_4xx_eth_initialize (bd_t *bis);
75 int rtl8139_initialize(bd_t *bis);
76 int rtl8169_initialize(bd_t *bis);
77 int scc_initialize(bd_t *bis);
78 int sh_eth_initialize(bd_t *bis);
79 int skge_initialize(bd_t *bis);
80 int smc91111_initialize(u8 dev_num, int base_addr);
81 int smc911x_initialize(u8 dev_num, int base_addr);
82 int sunxi_emac_initialize(bd_t *bis);
83 int sunxi_gmac_initialize(bd_t *bis);
84 int tsi108_eth_initialize(bd_t *bis);
85 int uec_standard_init(bd_t *bis);
86 int uli526x_initialize(bd_t *bis);
87 int armada100_fec_register(unsigned long base_addr);
88 int xilinx_axiemac_initialize(bd_t *bis, unsigned long base_addr,
89                                                         unsigned long dma_addr);
90 int xilinx_emaclite_of_init(const void *blob);
91 int xilinx_emaclite_initialize(bd_t *bis, unsigned long base_addr,
92                                                         int txpp, int rxpp);
93 int xilinx_ll_temac_eth_init(bd_t *bis, unsigned long base_addr, int flags,
94                                                 unsigned long ctrl_addr);
95 int zynq_gem_of_init(const void *blob);
96 int zynq_gem_initialize(bd_t *bis, phys_addr_t base_addr,
97                         int phy_addr, u32 emio);
98 /*
99  * As long as the Xilinx xps_ll_temac ethernet driver has not its own interface
100  * exported by a public hader file, we need a global definition at this point.
101  */
102 #if defined(CONFIG_XILINX_LL_TEMAC)
103 #define XILINX_LL_TEMAC_M_FIFO          0       /* use FIFO Ctrl */
104 #define XILINX_LL_TEMAC_M_SDMA_PLB      (1 << 0)/* use SDMA Ctrl via PLB */
105 #define XILINX_LL_TEMAC_M_SDMA_DCR      (1 << 1)/* use SDMA Ctrl via DCR */
106 #endif
107
108 /* Boards with PCI network controllers can call this from their board_eth_init()
109  * function to initialize whatever's on board.
110  * Return value is total # of devices found */
111
112 static inline int pci_eth_init(bd_t *bis)
113 {
114         int num = 0;
115
116 #ifdef CONFIG_PCI
117
118 #ifdef CONFIG_EEPRO100
119         num += eepro100_initialize(bis);
120 #endif
121 #ifdef CONFIG_TULIP
122         num += dc21x4x_initialize(bis);
123 #endif
124 #ifdef CONFIG_E1000
125         num += e1000_initialize(bis);
126 #endif
127 #ifdef CONFIG_PCH_GBE
128         num += pch_gbe_register(bis);
129 #endif
130 #ifdef CONFIG_PCNET
131         num += pcnet_initialize(bis);
132 #endif
133 #ifdef CONFIG_NATSEMI
134         num += natsemi_initialize(bis);
135 #endif
136 #ifdef CONFIG_NS8382X
137         num += ns8382x_initialize(bis);
138 #endif
139 #if defined(CONFIG_RTL8139)
140         num += rtl8139_initialize(bis);
141 #endif
142 #if defined(CONFIG_RTL8169)
143         num += rtl8169_initialize(bis);
144 #endif
145 #if defined(CONFIG_ULI526X)
146         num += uli526x_initialize(bis);
147 #endif
148
149 #endif  /* CONFIG_PCI */
150         return num;
151 }
152
153 /*
154  * Boards with mv88e61xx switch can use this by defining
155  * CONFIG_MV88E61XX_SWITCH in respective board configheader file
156  * the stuct and enums here are used to specify switch configuration params
157  */
158 #if defined(CONFIG_MV88E61XX_SWITCH)
159
160 /* constants for any 88E61xx switch */
161 #define MV88E61XX_MAX_PORTS_NUM 6
162
163 enum mv88e61xx_cfg_mdip {
164         MV88E61XX_MDIP_NOCHANGE,
165         MV88E61XX_MDIP_REVERSE
166 };
167
168 enum mv88e61xx_cfg_ledinit {
169         MV88E61XX_LED_INIT_DIS,
170         MV88E61XX_LED_INIT_EN
171 };
172
173 enum mv88e61xx_cfg_rgmiid {
174         MV88E61XX_RGMII_DELAY_DIS,
175         MV88E61XX_RGMII_DELAY_EN
176 };
177
178 enum mv88e61xx_cfg_prtstt {
179         MV88E61XX_PORTSTT_DISABLED,
180         MV88E61XX_PORTSTT_BLOCKING,
181         MV88E61XX_PORTSTT_LEARNING,
182         MV88E61XX_PORTSTT_FORWARDING
183 };
184
185 struct mv88e61xx_config {
186         char *name;
187         u8 vlancfg[MV88E61XX_MAX_PORTS_NUM];
188         enum mv88e61xx_cfg_rgmiid rgmii_delay;
189         enum mv88e61xx_cfg_prtstt portstate;
190         enum mv88e61xx_cfg_ledinit led_init;
191         enum mv88e61xx_cfg_mdip mdip;
192         u32 ports_enabled;
193         u8 cpuport;
194 };
195
196 /*
197  * Common mappings for Internal VLANs
198  * These mappings consider that all ports are useable; the driver
199  * will mask inexistent/unused ports.
200  */
201
202 /* Switch mode : routes any port to any port */
203 #define MV88E61XX_VLANCFG_SWITCH { 0x3F, 0x3F, 0x3F, 0x3F, 0x3F, 0x3F }
204
205 /* Router mode: routes only CPU port 5 to/from non-CPU ports 0-4 */
206 #define MV88E61XX_VLANCFG_ROUTER { 0x20, 0x20, 0x20, 0x20, 0x20, 0x1F }
207
208 int mv88e61xx_switch_initialize(struct mv88e61xx_config *swconfig);
209 #endif /* CONFIG_MV88E61XX_SWITCH */
210
211 struct mii_dev *fec_get_miibus(uint32_t base_addr, int dev_id);
212 #ifdef CONFIG_PHYLIB
213 struct phy_device;
214 int fec_probe(bd_t *bd, int dev_id, uint32_t base_addr,
215                 struct mii_dev *bus, struct phy_device *phydev);
216 #else
217 /*
218  * Allow FEC to fine-tune MII configuration on boards which require this.
219  */
220 int fecmxc_register_mii_postcall(struct eth_device *dev, int (*cb)(int));
221 #endif
222
223 #ifdef CONFIG_DRIVER_TI_CPSW
224 enum {
225         CPSW_CTRL_VERSION_1 = 0, /* version1 devices */
226         CPSW_CTRL_VERSION_2      /* version2 devices */
227 };
228
229 struct cpsw_slave_data {
230         u32             slave_reg_ofs;
231         u32             sliver_reg_ofs;
232         int             phy_id;
233         int             phy_if;
234 };
235
236 struct cpsw_platform_data {
237         u32     mdio_base;
238         u32     cpsw_base;
239         int     mdio_div;
240         int     channels;       /* number of cpdma channels (symmetric) */
241         u32     cpdma_reg_ofs;  /* cpdma register offset                */
242         int     slaves;         /* number of slave cpgmac ports         */
243         u32     ale_reg_ofs;    /* address lookup engine reg offset     */
244         int     ale_entries;    /* ale table size                       */
245         u32     host_port_reg_ofs;      /* cpdma host port registers    */
246         u32     hw_stats_reg_ofs;       /* cpsw hw stats counters       */
247         u32     mac_control;
248         struct cpsw_slave_data  *slave_data;
249         void    (*control)(int enabled);
250         void    (*phy_init)(char *name, int addr);
251         u32     gigabit_en;     /* gigabit capable AND enabled          */
252         u32     host_port_num;
253         u8      version;
254 };
255
256 int cpsw_register(struct cpsw_platform_data *data);
257 #endif /* CONFIG_DRIVER_TI_CPSW */
258
259 #endif /* _NETDEV_H_ */