]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/ppc4xx.h
ppc4xx: POST UART: Use in/out_8() io-accessor functions
[karo-tx-uboot.git] / include / ppc4xx.h
1 /*----------------------------------------------------------------------------+
2 |       This source code is dual-licensed.  You may use it under the terms of
3 |       the GNU General Public License version 2, or under the license below.
4 |
5 |       This source code has been made available to you by IBM on an AS-IS
6 |       basis.  Anyone receiving this source is licensed under IBM
7 |       copyrights to use it in any way he or she deems fit, including
8 |       copying it, modifying it, compiling it, and redistributing it either
9 |       with or without modifications.  No license under IBM patents or
10 |       patent applications is to be implied by the copyright license.
11 |
12 |       Any user of this software should understand that IBM cannot provide
13 |       technical support for this software and will not be responsible for
14 |       any consequences resulting from the use of this software.
15 |
16 |       Any person who transfers this source code or any derivative work
17 |       must include the IBM copyright notice, this paragraph, and the
18 |       preceding two paragraphs in the transferred software.
19 |
20 |       COPYRIGHT   I B M   CORPORATION 1999
21 |       LICENSED MATERIAL  -  PROGRAM PROPERTY OF I B M
22 +----------------------------------------------------------------------------*/
23
24 #ifndef __PPC4XX_H__
25 #define __PPC4XX_H__
26
27 /*
28  * Configure which SDRAM/DDR/DDR2 controller is equipped
29  */
30 #if defined(CONFIG_405GP) || defined(CONFIG_405CR) || defined(CONFIG_405EP) || \
31         defined(CONFIG_AP1000) || defined(CONFIG_ML2)
32 #define CONFIG_SDRAM_PPC4xx_IBM_SDRAM   /* IBM SDRAM controller */
33 #endif
34
35 #if defined(CONFIG_440GP) || defined(CONFIG_440GX) || \
36     defined(CONFIG_440EP) || defined(CONFIG_440GR)
37 #define CONFIG_SDRAM_PPC4xx_IBM_DDR     /* IBM DDR controller */
38 #endif
39
40 #if defined(CONFIG_440EPX) || defined(CONFIG_440GRX)
41 #define CONFIG_SDRAM_PPC4xx_DENALI_DDR2 /* Denali DDR(2) controller */
42 #endif
43
44 #if defined(CONFIG_405EX) || \
45     defined(CONFIG_440SP) || defined(CONFIG_440SPE) || \
46     defined(CONFIG_460EX) || defined(CONFIG_460GT) || \
47     defined(CONFIG_460SX)
48 #define CONFIG_SDRAM_PPC4xx_IBM_DDR2    /* IBM DDR(2) controller */
49 #endif
50
51 #if defined(CONFIG_440EP) || defined(CONFIG_440GR) ||   \
52     defined(CONFIG_440EPX) || defined(CONFIG_440GRX) || \
53     defined(CONFIG_405EZ) || defined(CONFIG_405EX) ||   \
54     defined(CONFIG_460EX) || defined(CONFIG_460GT)
55 #define CONFIG_NAND_NDFC
56 #endif
57
58 /* PLB4 CrossBar Arbiter Core supported across PPC4xx families */
59 #if defined(CONFIG_405EX) || \
60     defined(CONFIG_440EP) || defined(CONFIG_440EPX) || \
61     defined(CONFIG_440GR) || defined(CONFIG_440GRX) || \
62     defined(CONFIG_440SP) || defined(CONFIG_440SPE) || \
63     defined(CONFIG_460EX) || defined(CONFIG_460GT)  || \
64     defined(CONFIG_460SX)
65
66 #define PLB_ARBITER_BASE                0x80
67
68 #define PLB0_ACR                        (PLB_ARBITER_BASE + 0x01)
69 #define PLB0_ACR_PPM_MASK               0xF0000000
70 #define PLB0_ACR_PPM_FIXED              0x00000000
71 #define PLB0_ACR_PPM_FAIR               0xD0000000
72 #define PLB0_ACR_HBU_MASK               0x08000000
73 #define PLB0_ACR_HBU_DISABLED           0x00000000
74 #define PLB0_ACR_HBU_ENABLED            0x08000000
75 #define PLB0_ACR_RDP_MASK               0x06000000
76 #define PLB0_ACR_RDP_DISABLED           0x00000000
77 #define PLB0_ACR_RDP_2DEEP              0x02000000
78 #define PLB0_ACR_RDP_3DEEP              0x04000000
79 #define PLB0_ACR_RDP_4DEEP              0x06000000
80 #define PLB0_ACR_WRP_MASK               0x01000000
81 #define PLB0_ACR_WRP_DISABLED           0x00000000
82 #define PLB0_ACR_WRP_2DEEP              0x01000000
83
84 #define PLB1_ACR                        (PLB_ARBITER_BASE + 0x09)
85 #define PLB1_ACR_PPM_MASK               0xF0000000
86 #define PLB1_ACR_PPM_FIXED              0x00000000
87 #define PLB1_ACR_PPM_FAIR               0xD0000000
88 #define PLB1_ACR_HBU_MASK               0x08000000
89 #define PLB1_ACR_HBU_DISABLED           0x00000000
90 #define PLB1_ACR_HBU_ENABLED            0x08000000
91 #define PLB1_ACR_RDP_MASK               0x06000000
92 #define PLB1_ACR_RDP_DISABLED           0x00000000
93 #define PLB1_ACR_RDP_2DEEP              0x02000000
94 #define PLB1_ACR_RDP_3DEEP              0x04000000
95 #define PLB1_ACR_RDP_4DEEP              0x06000000
96 #define PLB1_ACR_WRP_MASK               0x01000000
97 #define PLB1_ACR_WRP_DISABLED           0x00000000
98 #define PLB1_ACR_WRP_2DEEP              0x01000000
99
100 #endif /* 440EP/EPX 440GR/GRX 440SP/SPE 460EX/GT/SX 405EX*/
101
102 /*
103  * Define ns16550 register offset for all PPC4xx SoC's. Some
104  * mostly FPGA based PPC4xx implementations use a different
105  * offset. So let's give them a chance to define their offset
106  * in the board config header.
107  */
108 #if !defined(CONFIG_SYS_NS16550_REG_SIZE)
109 #define CONFIG_SYS_NS16550_REG_SIZE     1
110 #endif
111
112 #if defined(CONFIG_440)
113 #include <ppc440.h>
114 #else
115 #include <ppc405.h>
116 #endif
117
118 #include <asm/ppc4xx-sdram.h>
119 #include <asm/ppc4xx-ebc.h>
120 #if !defined(CONFIG_XILINX_440)
121 #include <asm/ppc4xx-uic.h>
122 #endif
123
124 /*
125  * Macro for generating register field mnemonics
126  */
127 #define PPC_REG_BITS            32
128 #define PPC_REG_VAL(bit, value) ((value) << ((PPC_REG_BITS - 1) - (bit)))
129
130 /*
131  * Elide casts when assembling register mnemonics
132  */
133 #ifndef __ASSEMBLY__
134 #define static_cast(type, val)  (type)(val)
135 #else
136 #define static_cast(type, val)  (val)
137 #endif
138
139 /*
140  * Common stuff for 4xx (405 and 440)
141  */
142
143 #define EXC_OFF_SYS_RESET       0x0100  /* System reset                 */
144 #define _START_OFFSET           (EXC_OFF_SYS_RESET + 0x2000)
145
146 #define RESET_VECTOR    0xfffffffc
147 #define CACHELINE_MASK  (CONFIG_SYS_CACHELINE_SIZE - 1) /* Address mask for
148                                                 cache line aligned data. */
149
150 #define CPR0_DCR_BASE   0x0C
151 #define CPR0_CFGADDR    (CPR0_DCR_BASE + 0x0)
152 #define CPR0_CFGDATA    (CPR0_DCR_BASE + 0x1)
153
154 #define SDR_DCR_BASE    0x0E
155 #define SDR0_CFGADDR    (SDR_DCR_BASE + 0x0)
156 #define SDR0_CFGDATA    (SDR_DCR_BASE + 0x1)
157
158 #define SDRAM_DCR_BASE  0x10
159 #define SDRAM0_CFGADDR  (SDRAM_DCR_BASE + 0x0)
160 #define SDRAM0_CFGDATA  (SDRAM_DCR_BASE + 0x1)
161
162 #define EBC_DCR_BASE    0x12
163 #define EBC0_CFGADDR    (EBC_DCR_BASE + 0x0)
164 #define EBC0_CFGDATA    (EBC_DCR_BASE + 0x1)
165
166 /*
167  * Macros for indirect DCR access
168  */
169 #define mtcpr(reg, d)   \
170   do { mtdcr(CPR0_CFGADDR, reg); mtdcr(CPR0_CFGDATA, d); } while (0)
171 #define mfcpr(reg, d)   \
172   do { mtdcr(CPR0_CFGADDR, reg); d = mfdcr(CPR0_CFGDATA); } while (0)
173
174 #define mtebc(reg, d)   \
175   do { mtdcr(EBC0_CFGADDR, reg); mtdcr(EBC0_CFGDATA, d); } while (0)
176 #define mfebc(reg, d)   \
177   do { mtdcr(EBC0_CFGADDR, reg); d = mfdcr(EBC0_CFGDATA); } while (0)
178
179 #define mtsdram(reg, d) \
180   do { mtdcr(SDRAM0_CFGADDR, reg); mtdcr(SDRAM0_CFGDATA, d); } while (0)
181 #define mfsdram(reg, d) \
182   do { mtdcr(SDRAM0_CFGADDR, reg); d = mfdcr(SDRAM0_CFGDATA); } while (0)
183
184 #define mtsdr(reg, d)   \
185   do { mtdcr(SDR0_CFGADDR, reg); mtdcr(SDR0_CFGDATA, d); } while (0)
186 #define mfsdr(reg, d)   \
187   do { mtdcr(SDR0_CFGADDR, reg); d = mfdcr(SDR0_CFGDATA); } while (0)
188
189 #ifndef __ASSEMBLY__
190
191 typedef struct
192 {
193         unsigned long freqDDR;
194         unsigned long freqEBC;
195         unsigned long freqOPB;
196         unsigned long freqPCI;
197         unsigned long freqPLB;
198         unsigned long freqTmrClk;
199         unsigned long freqUART;
200         unsigned long freqProcessor;
201         unsigned long freqVCOHz;
202         unsigned long freqVCOMhz;       /* in MHz                          */
203         unsigned long pciClkSync;       /* PCI clock is synchronous        */
204         unsigned long pciIntArbEn;      /* Internal PCI arbiter is enabled */
205         unsigned long pllExtBusDiv;
206         unsigned long pllFbkDiv;
207         unsigned long pllFwdDiv;
208         unsigned long pllFwdDivA;
209         unsigned long pllFwdDivB;
210         unsigned long pllOpbDiv;
211         unsigned long pllPciDiv;
212         unsigned long pllPlbDiv;
213 } PPC4xx_SYS_INFO;
214
215 static inline u32 get_mcsr(void)
216 {
217         u32 val;
218
219         asm volatile("mfspr %0, 0x23c" : "=r" (val) :);
220         return val;
221 }
222
223 static inline void set_mcsr(u32 val)
224 {
225         asm volatile("mtspr 0x23c, %0" : "=r" (val) :);
226 }
227
228 int ppc4xx_pci_sync_clock_config(u32 async);
229
230 #endif  /* __ASSEMBLY__ */
231
232 /* for multi-cpu support */
233 #define NA_OR_UNKNOWN_CPU       -1
234
235 #endif  /* __PPC4XX_H__ */